coreboot
coreboot is an Open Source project aimed at replacing the proprietary BIOS found in most computers.
gpio.c
Go to the documentation of this file.
1 /* SPDX-License-Identifier: GPL-2.0-only */
2 
4 
5 static const struct pch_gpio_set1 pch_gpio_set1_mode = {
7  .gpio1 = GPIO_MODE_GPIO,
8  .gpio2 = GPIO_MODE_GPIO,
9  .gpio3 = GPIO_MODE_GPIO,
10  .gpio4 = GPIO_MODE_GPIO,
11  .gpio5 = GPIO_MODE_GPIO,
12  .gpio6 = GPIO_MODE_GPIO,
13  .gpio7 = GPIO_MODE_GPIO,
14  .gpio8 = GPIO_MODE_GPIO,
15  .gpio9 = GPIO_MODE_NATIVE,
16  .gpio10 = GPIO_MODE_GPIO,
17  .gpio11 = GPIO_MODE_NATIVE,
18  .gpio12 = GPIO_MODE_NATIVE,
19  .gpio13 = GPIO_MODE_GPIO,
20  .gpio14 = GPIO_MODE_NATIVE,
21  .gpio15 = GPIO_MODE_GPIO,
22  .gpio16 = GPIO_MODE_NATIVE,
23  .gpio17 = GPIO_MODE_GPIO,
24  .gpio18 = GPIO_MODE_NATIVE,
25  .gpio19 = GPIO_MODE_NATIVE,
26  .gpio20 = GPIO_MODE_NATIVE,
27  .gpio21 = GPIO_MODE_GPIO,
28  .gpio22 = GPIO_MODE_GPIO,
29  .gpio23 = GPIO_MODE_NATIVE,
30  .gpio24 = GPIO_MODE_GPIO,
31  .gpio25 = GPIO_MODE_NATIVE,
32  .gpio26 = GPIO_MODE_NATIVE,
33  .gpio27 = GPIO_MODE_GPIO,
34  .gpio28 = GPIO_MODE_GPIO,
35  .gpio29 = GPIO_MODE_GPIO,
36  .gpio30 = GPIO_MODE_NATIVE,
37  .gpio31 = GPIO_MODE_NATIVE,
38 };
39 
40 static const struct pch_gpio_set1 pch_gpio_set1_direction = {
42  .gpio1 = GPIO_DIR_INPUT,
43  .gpio2 = GPIO_DIR_INPUT,
44  .gpio3 = GPIO_DIR_INPUT,
45  .gpio4 = GPIO_DIR_INPUT,
46  .gpio5 = GPIO_DIR_INPUT,
47  .gpio6 = GPIO_DIR_INPUT,
48  .gpio7 = GPIO_DIR_INPUT,
49  .gpio8 = GPIO_DIR_OUTPUT,
50  .gpio9 = GPIO_DIR_INPUT,
51  .gpio10 = GPIO_DIR_OUTPUT,
52  .gpio11 = GPIO_DIR_INPUT,
53  .gpio12 = GPIO_DIR_OUTPUT,
54  .gpio13 = GPIO_DIR_INPUT,
55  .gpio14 = GPIO_DIR_INPUT,
56  .gpio15 = GPIO_DIR_OUTPUT,
57  .gpio16 = GPIO_DIR_INPUT,
58  .gpio17 = GPIO_DIR_INPUT,
59  .gpio18 = GPIO_DIR_INPUT,
60  .gpio19 = GPIO_DIR_INPUT,
61  .gpio20 = GPIO_DIR_INPUT,
62  .gpio21 = GPIO_DIR_INPUT,
63  .gpio22 = GPIO_DIR_OUTPUT,
64  .gpio23 = GPIO_DIR_INPUT,
65  .gpio24 = GPIO_DIR_OUTPUT,
66  .gpio25 = GPIO_DIR_INPUT,
67  .gpio26 = GPIO_DIR_INPUT,
68  .gpio27 = GPIO_DIR_INPUT,
69  .gpio28 = GPIO_DIR_OUTPUT,
70  .gpio29 = GPIO_DIR_OUTPUT,
71  .gpio30 = GPIO_DIR_OUTPUT,
72  .gpio31 = GPIO_DIR_INPUT
73 };
74 
75 static const struct pch_gpio_set1 pch_gpio_set1_level = {
77  .gpio1 = GPIO_LEVEL_HIGH,
78  .gpio2 = GPIO_LEVEL_LOW,
79  .gpio3 = GPIO_LEVEL_HIGH,
80  .gpio4 = GPIO_LEVEL_HIGH,
81  .gpio5 = GPIO_LEVEL_HIGH,
82  .gpio6 = GPIO_LEVEL_HIGH,
83  .gpio7 = GPIO_LEVEL_HIGH,
84  .gpio8 = GPIO_LEVEL_LOW,
85  .gpio9 = GPIO_LEVEL_HIGH,
86  .gpio10 = GPIO_LEVEL_HIGH,
87  .gpio11 = GPIO_LEVEL_HIGH,
88  .gpio12 = GPIO_LEVEL_HIGH,
89  .gpio13 = GPIO_LEVEL_HIGH,
90  .gpio14 = GPIO_LEVEL_HIGH,
91  .gpio15 = GPIO_LEVEL_LOW,
92  .gpio16 = GPIO_LEVEL_HIGH,
93  .gpio17 = GPIO_LEVEL_HIGH,
94  .gpio18 = GPIO_LEVEL_HIGH,
95  .gpio19 = GPIO_LEVEL_HIGH,
96  .gpio20 = GPIO_LEVEL_HIGH,
97  .gpio21 = GPIO_LEVEL_HIGH,
98  .gpio22 = GPIO_LEVEL_HIGH,
99  .gpio23 = GPIO_LEVEL_HIGH,
100  .gpio24 = GPIO_LEVEL_LOW,
101  .gpio25 = GPIO_LEVEL_HIGH,
102  .gpio26 = GPIO_LEVEL_HIGH,
103  .gpio27 = GPIO_LEVEL_LOW,
104  .gpio28 = GPIO_LEVEL_LOW,
105  .gpio29 = GPIO_LEVEL_HIGH,
106  .gpio30 = GPIO_LEVEL_HIGH,
107  .gpio31 = GPIO_LEVEL_LOW,
108 };
109 
110 static const struct pch_gpio_set1 pch_gpio_set1_invert = {
111  .gpio1 = GPIO_INVERT,
112  .gpio6 = GPIO_INVERT,
113  .gpio13 = GPIO_INVERT,
114 };
115 
116 static const struct pch_gpio_set2 pch_gpio_set2_mode = {
118  .gpio33 = GPIO_MODE_GPIO,
119  .gpio34 = GPIO_MODE_GPIO,
120  .gpio35 = GPIO_MODE_GPIO,
121  .gpio36 = GPIO_MODE_GPIO,
122  .gpio37 = GPIO_MODE_GPIO,
123  .gpio38 = GPIO_MODE_GPIO,
124  .gpio39 = GPIO_MODE_GPIO,
125  .gpio40 = GPIO_MODE_NATIVE,
126  .gpio41 = GPIO_MODE_NATIVE,
127  .gpio42 = GPIO_MODE_NATIVE,
128  .gpio43 = GPIO_MODE_GPIO,
129  .gpio44 = GPIO_MODE_NATIVE,
130  .gpio45 = GPIO_MODE_NATIVE,
131  .gpio46 = GPIO_MODE_NATIVE,
132  .gpio47 = GPIO_MODE_NATIVE,
133  .gpio48 = GPIO_MODE_GPIO,
134  .gpio49 = GPIO_MODE_GPIO,
135  .gpio50 = GPIO_MODE_GPIO,
136  .gpio51 = GPIO_MODE_GPIO,
137  .gpio52 = GPIO_MODE_GPIO,
138  .gpio53 = GPIO_MODE_GPIO,
139  .gpio54 = GPIO_MODE_GPIO,
140  .gpio55 = GPIO_MODE_GPIO,
141  .gpio56 = GPIO_MODE_NATIVE,
142  .gpio57 = GPIO_MODE_GPIO,
143  .gpio58 = GPIO_MODE_NATIVE,
144  .gpio59 = GPIO_MODE_NATIVE,
145  .gpio60 = GPIO_MODE_NATIVE,
146  .gpio61 = GPIO_MODE_NATIVE,
147  .gpio62 = GPIO_MODE_NATIVE,
148  .gpio63 = GPIO_MODE_NATIVE,
149 };
150 
151 static const struct pch_gpio_set2 pch_gpio_set2_direction = {
153  .gpio33 = GPIO_DIR_INPUT,
154  .gpio34 = GPIO_DIR_OUTPUT,
155  .gpio35 = GPIO_DIR_INPUT,
156  .gpio36 = GPIO_DIR_INPUT,
157  .gpio37 = GPIO_DIR_INPUT,
158  .gpio38 = GPIO_DIR_INPUT,
159  .gpio39 = GPIO_DIR_INPUT,
160  .gpio40 = GPIO_DIR_INPUT,
161  .gpio41 = GPIO_DIR_INPUT,
162  .gpio42 = GPIO_DIR_INPUT,
163  .gpio43 = GPIO_DIR_OUTPUT,
164  .gpio44 = GPIO_DIR_INPUT,
165  .gpio45 = GPIO_DIR_INPUT,
166  .gpio46 = GPIO_DIR_INPUT,
167  .gpio47 = GPIO_DIR_INPUT,
168  .gpio48 = GPIO_DIR_INPUT,
169  .gpio49 = GPIO_DIR_INPUT,
170  .gpio50 = GPIO_DIR_INPUT,
171  .gpio51 = GPIO_DIR_OUTPUT,
172  .gpio52 = GPIO_DIR_OUTPUT,
173  .gpio53 = GPIO_DIR_OUTPUT,
174  .gpio54 = GPIO_DIR_INPUT,
175  .gpio55 = GPIO_DIR_OUTPUT,
176  .gpio56 = GPIO_DIR_INPUT,
177  .gpio57 = GPIO_DIR_INPUT,
178  .gpio58 = GPIO_DIR_INPUT,
179  .gpio59 = GPIO_DIR_INPUT,
180  .gpio60 = GPIO_DIR_INPUT,
181  .gpio61 = GPIO_DIR_OUTPUT,
182  .gpio62 = GPIO_DIR_OUTPUT,
183  .gpio63 = GPIO_DIR_OUTPUT,
184 };
185 
186 static const struct pch_gpio_set2 pch_gpio_set2_level = {
188  .gpio33 = GPIO_LEVEL_HIGH,
189  .gpio34 = GPIO_LEVEL_LOW,
190  .gpio35 = GPIO_LEVEL_LOW,
191  .gpio36 = GPIO_LEVEL_LOW,
192  .gpio37 = GPIO_LEVEL_LOW,
193  .gpio38 = GPIO_LEVEL_HIGH,
194  .gpio39 = GPIO_LEVEL_LOW,
195  .gpio40 = GPIO_LEVEL_HIGH,
196  .gpio41 = GPIO_LEVEL_HIGH,
197  .gpio42 = GPIO_LEVEL_HIGH,
198  .gpio43 = GPIO_LEVEL_HIGH,
199  .gpio44 = GPIO_LEVEL_HIGH,
200  .gpio45 = GPIO_LEVEL_HIGH,
201  .gpio46 = GPIO_LEVEL_HIGH,
202  .gpio47 = GPIO_LEVEL_HIGH,
203  .gpio48 = GPIO_LEVEL_HIGH,
204  .gpio49 = GPIO_LEVEL_HIGH,
205  .gpio50 = GPIO_LEVEL_HIGH,
206  .gpio51 = GPIO_LEVEL_HIGH,
207  .gpio52 = GPIO_LEVEL_HIGH,
208  .gpio53 = GPIO_LEVEL_HIGH,
209  .gpio54 = GPIO_LEVEL_HIGH,
210  .gpio55 = GPIO_LEVEL_HIGH,
211  .gpio56 = GPIO_LEVEL_HIGH,
212  .gpio57 = GPIO_LEVEL_HIGH,
213  .gpio58 = GPIO_LEVEL_HIGH,
214  .gpio59 = GPIO_LEVEL_HIGH,
215  .gpio60 = GPIO_LEVEL_HIGH,
216  .gpio61 = GPIO_LEVEL_HIGH,
217  .gpio62 = GPIO_LEVEL_LOW,
218  .gpio63 = GPIO_LEVEL_HIGH,
219 };
220 
221 static const struct pch_gpio_set3 pch_gpio_set3_mode = {
223  .gpio65 = GPIO_MODE_GPIO,
224  .gpio66 = GPIO_MODE_GPIO,
225  .gpio67 = GPIO_MODE_GPIO,
226  .gpio68 = GPIO_MODE_GPIO,
227  .gpio69 = GPIO_MODE_GPIO,
228  .gpio70 = GPIO_MODE_GPIO,
229  .gpio71 = GPIO_MODE_GPIO,
230  .gpio72 = GPIO_MODE_NATIVE,
231  .gpio73 = GPIO_MODE_NATIVE,
232  .gpio74 = GPIO_MODE_NATIVE,
233  .gpio75 = GPIO_MODE_NATIVE,
234 };
235 
236 static const struct pch_gpio_set3 pch_gpio_set3_direction = {
238  .gpio65 = GPIO_DIR_INPUT,
239  .gpio66 = GPIO_DIR_INPUT,
240  .gpio67 = GPIO_DIR_INPUT,
241  .gpio68 = GPIO_DIR_INPUT,
242  .gpio69 = GPIO_DIR_INPUT,
243  .gpio70 = GPIO_DIR_INPUT,
244  .gpio71 = GPIO_DIR_INPUT,
245  .gpio72 = GPIO_DIR_INPUT,
246  .gpio73 = GPIO_DIR_INPUT,
247  .gpio74 = GPIO_DIR_INPUT,
248  .gpio75 = GPIO_DIR_INPUT,
249 };
250 
251 static const struct pch_gpio_set3 pch_gpio_set3_level = {
253  .gpio65 = GPIO_LEVEL_HIGH,
254  .gpio66 = GPIO_LEVEL_HIGH,
255  .gpio67 = GPIO_LEVEL_HIGH,
256  .gpio68 = GPIO_LEVEL_LOW,
257  .gpio69 = GPIO_LEVEL_LOW,
258  .gpio70 = GPIO_LEVEL_HIGH,
259  .gpio71 = GPIO_LEVEL_HIGH,
260  .gpio72 = GPIO_LEVEL_HIGH,
261  .gpio73 = GPIO_LEVEL_HIGH,
262  .gpio74 = GPIO_LEVEL_HIGH,
263  .gpio75 = GPIO_LEVEL_HIGH,
264 };
265 
266 const struct pch_gpio_map mainboard_gpio_map = {
267  .set1 = {
269  .direction = &pch_gpio_set1_direction,
270  .level = &pch_gpio_set1_level,
271  .invert = &pch_gpio_set1_invert,
272 
273  },
274  .set2 = {
275  .mode = &pch_gpio_set2_mode,
276  .direction = &pch_gpio_set2_direction,
277  .level = &pch_gpio_set2_level,
278  },
279  .set3 = {
280  .mode = &pch_gpio_set3_mode,
281  .direction = &pch_gpio_set3_direction,
282  .level = &pch_gpio_set3_level,
283  },
284 };
const struct pch_gpio_map mainboard_gpio_map
Definition: gpio.c:87
const struct pch_gpio_set1 pch_gpio_set1_direction
Definition: gpio.c:40
const struct pch_gpio_set2 pch_gpio_set2_level
Definition: gpio.c:157
const struct pch_gpio_set1 pch_gpio_set1_level
Definition: gpio.c:75
const struct pch_gpio_set3 pch_gpio_set3_direction
Definition: gpio.c:187
const struct pch_gpio_set2 pch_gpio_set2_mode
Definition: gpio.c:87
const struct pch_gpio_set1 pch_gpio_set1_invert
Definition: gpio.c:84
const struct pch_gpio_set1 pch_gpio_set1_mode
Definition: gpio.c:5
const struct pch_gpio_set3 pch_gpio_set3_mode
Definition: gpio.c:172
const struct pch_gpio_set3 pch_gpio_set3_level
Definition: gpio.c:202
const struct pch_gpio_set2 pch_gpio_set2_direction
Definition: gpio.c:122
#define GPIO_LEVEL_HIGH
Definition: gpio.h:54
#define GPIO_LEVEL_LOW
Definition: gpio.h:53
#define GPIO_DIR_INPUT
Definition: gpio.h:51
#define GPIO_DIR_OUTPUT
Definition: gpio.h:50
@ GPIO_MODE_GPIO
Definition: gpio.h:20
#define GPIO_INVERT
Definition: gpio.h:32
#define GPIO_MODE_NATIVE
Definition: gpio.h:24
const struct pch_gpio_set1 * mode
Definition: gpio.h:130
struct pch_gpio_map::@1669 set1
u32 gpio0
Definition: gpio.h:44
u32 gpio1
Definition: gpio.h:45
u32 gpio32
Definition: gpio.h:79
u32 gpio64
Definition: gpio.h:114