coreboot
coreboot is an Open Source project aimed at replacing the proprietary BIOS found in most computers.
gpio.c
Go to the documentation of this file.
1 /* SPDX-License-Identifier: GPL-2.0-only */
2 
4 
5 static const struct pch_gpio_set1 pch_gpio_set1_mode = {
7  .gpio1 = GPIO_MODE_GPIO,
8  .gpio2 = GPIO_MODE_GPIO,
9  .gpio3 = GPIO_MODE_GPIO,
10  .gpio4 = GPIO_MODE_GPIO,
11  .gpio5 = GPIO_MODE_GPIO,
12  .gpio6 = GPIO_MODE_GPIO,
13  .gpio7 = GPIO_MODE_GPIO,
14  .gpio8 = GPIO_MODE_GPIO,
15  .gpio9 = GPIO_MODE_NATIVE,
16  .gpio10 = GPIO_MODE_GPIO,
17  .gpio11 = GPIO_MODE_NATIVE,
18  .gpio12 = GPIO_MODE_NATIVE,
19  .gpio13 = GPIO_MODE_GPIO,
20  .gpio14 = GPIO_MODE_NATIVE,
21  .gpio15 = GPIO_MODE_GPIO,
22  .gpio16 = GPIO_MODE_GPIO,
23  .gpio17 = GPIO_MODE_GPIO,
24  .gpio18 = GPIO_MODE_NATIVE,
25  .gpio19 = GPIO_MODE_NATIVE,
26  .gpio20 = GPIO_MODE_NATIVE,
27  .gpio21 = GPIO_MODE_GPIO,
28  .gpio22 = GPIO_MODE_GPIO,
29  .gpio23 = GPIO_MODE_NATIVE,
30  .gpio24 = GPIO_MODE_GPIO,
31  .gpio25 = GPIO_MODE_NATIVE,
32  .gpio26 = GPIO_MODE_NATIVE,
33  .gpio27 = GPIO_MODE_GPIO,
34  .gpio28 = GPIO_MODE_GPIO,
35  .gpio29 = GPIO_MODE_NATIVE,
36  .gpio30 = GPIO_MODE_NATIVE,
37  .gpio31 = GPIO_MODE_NATIVE,
38 };
39 
40 static const struct pch_gpio_set1 pch_gpio_set1_reset = {
42  .gpio1 = GPIO_RESET_PWROK,
43  .gpio2 = GPIO_RESET_PWROK,
44  .gpio3 = GPIO_RESET_PWROK,
45  .gpio4 = GPIO_RESET_PWROK,
46  .gpio5 = GPIO_RESET_PWROK,
47  .gpio6 = GPIO_RESET_PWROK,
48  .gpio7 = GPIO_RESET_PWROK,
49  .gpio8 = GPIO_RESET_PWROK,
50  .gpio9 = GPIO_RESET_PWROK,
51  .gpio10 = GPIO_RESET_PWROK,
52  .gpio11 = GPIO_RESET_PWROK,
53  .gpio12 = GPIO_RESET_PWROK,
54  .gpio13 = GPIO_RESET_PWROK,
55  .gpio14 = GPIO_RESET_PWROK,
56  .gpio15 = GPIO_RESET_PWROK,
57  .gpio16 = GPIO_RESET_PWROK,
58  .gpio17 = GPIO_RESET_PWROK,
59  .gpio18 = GPIO_RESET_PWROK,
60  .gpio19 = GPIO_RESET_PWROK,
61  .gpio20 = GPIO_RESET_PWROK,
62  .gpio21 = GPIO_RESET_PWROK,
63  .gpio22 = GPIO_RESET_PWROK,
64  .gpio23 = GPIO_RESET_PWROK,
65  .gpio24 = GPIO_RESET_RSMRST,
66  .gpio25 = GPIO_RESET_PWROK,
67  .gpio26 = GPIO_RESET_PWROK,
68  .gpio27 = GPIO_RESET_PWROK,
69  .gpio28 = GPIO_RESET_PWROK,
70  .gpio29 = GPIO_RESET_PWROK,
71  .gpio30 = GPIO_RESET_RSMRST,
72  .gpio31 = GPIO_RESET_PWROK,
73 };
74 
75 static const struct pch_gpio_set1 pch_gpio_set1_direction = {
77  .gpio1 = GPIO_DIR_INPUT,
78  .gpio2 = GPIO_DIR_INPUT,
79  .gpio3 = GPIO_DIR_INPUT,
80  .gpio4 = GPIO_DIR_INPUT,
81  .gpio5 = GPIO_DIR_INPUT,
82  .gpio6 = GPIO_DIR_INPUT,
83  .gpio7 = GPIO_DIR_INPUT,
84  .gpio8 = GPIO_DIR_OUTPUT,
85  .gpio9 = GPIO_DIR_INPUT,
86  .gpio10 = GPIO_DIR_OUTPUT,
87  .gpio11 = GPIO_DIR_INPUT,
88  .gpio12 = GPIO_DIR_OUTPUT,
89  .gpio13 = GPIO_DIR_INPUT,
90  .gpio14 = GPIO_DIR_INPUT,
91  .gpio15 = GPIO_DIR_OUTPUT,
92  .gpio16 = GPIO_DIR_INPUT,
93  .gpio17 = GPIO_DIR_INPUT,
94  .gpio18 = GPIO_DIR_INPUT,
95  .gpio19 = GPIO_DIR_INPUT,
96  .gpio20 = GPIO_DIR_INPUT,
97  .gpio21 = GPIO_DIR_INPUT,
98  .gpio22 = GPIO_DIR_OUTPUT,
99  .gpio23 = GPIO_DIR_INPUT,
100  .gpio24 = GPIO_DIR_INPUT,
101  .gpio25 = GPIO_DIR_INPUT,
102  .gpio26 = GPIO_DIR_INPUT,
103  .gpio27 = GPIO_DIR_OUTPUT,
104  .gpio28 = GPIO_DIR_OUTPUT,
105  .gpio29 = GPIO_DIR_OUTPUT,
106  .gpio30 = GPIO_DIR_OUTPUT,
107  .gpio31 = GPIO_DIR_INPUT,
108 };
109 
110 static const struct pch_gpio_set1 pch_gpio_set1_level = {
112  .gpio1 = GPIO_LEVEL_HIGH,
113  .gpio2 = GPIO_LEVEL_HIGH,
114  .gpio3 = GPIO_LEVEL_HIGH,
115  .gpio4 = GPIO_LEVEL_HIGH,
116  .gpio5 = GPIO_LEVEL_HIGH,
117  .gpio6 = GPIO_LEVEL_HIGH,
118  .gpio7 = GPIO_LEVEL_HIGH,
119  .gpio8 = GPIO_LEVEL_HIGH,
120  .gpio9 = GPIO_LEVEL_HIGH,
121  .gpio10 = GPIO_LEVEL_HIGH,
122  .gpio11 = GPIO_LEVEL_HIGH,
123  .gpio12 = GPIO_LEVEL_HIGH,
124  .gpio13 = GPIO_LEVEL_HIGH,
125  .gpio14 = GPIO_LEVEL_HIGH,
126  .gpio15 = GPIO_LEVEL_HIGH,
127  .gpio16 = GPIO_LEVEL_HIGH,
128  .gpio17 = GPIO_LEVEL_HIGH,
129  .gpio18 = GPIO_LEVEL_HIGH,
130  .gpio19 = GPIO_LEVEL_HIGH,
131  .gpio20 = GPIO_LEVEL_HIGH,
132  .gpio21 = GPIO_LEVEL_HIGH,
133  .gpio22 = GPIO_LEVEL_HIGH,
134  .gpio23 = GPIO_LEVEL_HIGH,
135  .gpio24 = GPIO_LEVEL_HIGH,
136  .gpio25 = GPIO_LEVEL_HIGH,
137  .gpio26 = GPIO_LEVEL_HIGH,
138  .gpio27 = GPIO_LEVEL_HIGH,
139  .gpio28 = GPIO_LEVEL_LOW,
140  .gpio29 = GPIO_LEVEL_HIGH,
141  .gpio30 = GPIO_LEVEL_HIGH,
142  .gpio31 = GPIO_LEVEL_HIGH,
143 };
144 
145 static const struct pch_gpio_set1 pch_gpio_set1_blink = {
146  .gpio0 = GPIO_NO_BLINK,
147  .gpio1 = GPIO_NO_BLINK,
148  .gpio2 = GPIO_NO_BLINK,
149  .gpio3 = GPIO_NO_BLINK,
150  .gpio4 = GPIO_NO_BLINK,
151  .gpio5 = GPIO_NO_BLINK,
152  .gpio6 = GPIO_NO_BLINK,
153  .gpio7 = GPIO_NO_BLINK,
154  .gpio8 = GPIO_NO_BLINK,
155  .gpio9 = GPIO_NO_BLINK,
156  .gpio10 = GPIO_NO_BLINK,
157  .gpio11 = GPIO_NO_BLINK,
158  .gpio12 = GPIO_NO_BLINK,
159  .gpio13 = GPIO_NO_BLINK,
160  .gpio14 = GPIO_NO_BLINK,
161  .gpio15 = GPIO_NO_BLINK,
162  .gpio16 = GPIO_NO_BLINK,
163  .gpio17 = GPIO_NO_BLINK,
164  .gpio18 = GPIO_NO_BLINK,
165  .gpio19 = GPIO_NO_BLINK,
166  .gpio20 = GPIO_NO_BLINK,
167  .gpio21 = GPIO_NO_BLINK,
168  .gpio22 = GPIO_NO_BLINK,
169  .gpio23 = GPIO_NO_BLINK,
170  .gpio24 = GPIO_NO_BLINK,
171  .gpio25 = GPIO_NO_BLINK,
172  .gpio26 = GPIO_NO_BLINK,
173  .gpio27 = GPIO_NO_BLINK,
174  .gpio28 = GPIO_NO_BLINK,
175  .gpio29 = GPIO_NO_BLINK,
176  .gpio30 = GPIO_NO_BLINK,
177  .gpio31 = GPIO_NO_BLINK,
178 };
179 
180 static const struct pch_gpio_set1 pch_gpio_set1_invert = {
182  .gpio1 = GPIO_INVERT,
183  .gpio2 = GPIO_INVERT,
184  .gpio3 = GPIO_NO_INVERT,
185  .gpio4 = GPIO_NO_INVERT,
186  .gpio5 = GPIO_NO_INVERT,
187  .gpio6 = GPIO_INVERT,
188  .gpio7 = GPIO_INVERT,
189  .gpio8 = GPIO_NO_INVERT,
190  .gpio9 = GPIO_NO_INVERT,
191  .gpio10 = GPIO_NO_INVERT,
192  .gpio11 = GPIO_NO_INVERT,
193  .gpio12 = GPIO_NO_INVERT,
194  .gpio13 = GPIO_INVERT,
195  .gpio14 = GPIO_NO_INVERT,
196  .gpio15 = GPIO_NO_INVERT,
197  .gpio16 = GPIO_INVERT,
198  .gpio17 = GPIO_NO_INVERT,
199  .gpio18 = GPIO_NO_INVERT,
200  .gpio19 = GPIO_NO_INVERT,
201  .gpio20 = GPIO_NO_INVERT,
202  .gpio21 = GPIO_NO_INVERT,
203  .gpio22 = GPIO_NO_INVERT,
204  .gpio23 = GPIO_NO_INVERT,
205  .gpio24 = GPIO_NO_INVERT,
206  .gpio25 = GPIO_NO_INVERT,
207  .gpio26 = GPIO_NO_INVERT,
208  .gpio27 = GPIO_NO_INVERT,
209  .gpio28 = GPIO_NO_INVERT,
210  .gpio29 = GPIO_NO_INVERT,
211  .gpio30 = GPIO_NO_INVERT,
212  .gpio31 = GPIO_NO_INVERT,
213 };
214 
215 static const struct pch_gpio_set2 pch_gpio_set2_mode = {
217  .gpio33 = GPIO_MODE_GPIO,
218  .gpio34 = GPIO_MODE_GPIO,
219  .gpio35 = GPIO_MODE_GPIO,
220  .gpio36 = GPIO_MODE_GPIO,
221  .gpio37 = GPIO_MODE_GPIO,
222  .gpio38 = GPIO_MODE_GPIO,
223  .gpio39 = GPIO_MODE_GPIO,
224  .gpio40 = GPIO_MODE_NATIVE,
225  .gpio41 = GPIO_MODE_GPIO,
226  .gpio42 = GPIO_MODE_GPIO,
227  .gpio43 = GPIO_MODE_NATIVE,
228  .gpio44 = GPIO_MODE_NATIVE,
229  .gpio45 = GPIO_MODE_NATIVE,
230  .gpio46 = GPIO_MODE_NATIVE,
231  .gpio47 = GPIO_MODE_NATIVE,
232  .gpio48 = GPIO_MODE_GPIO,
233  .gpio49 = GPIO_MODE_GPIO,
234  .gpio50 = GPIO_MODE_GPIO,
235  .gpio51 = GPIO_MODE_NATIVE,
236  .gpio52 = GPIO_MODE_GPIO,
237  .gpio53 = GPIO_MODE_GPIO,
238  .gpio54 = GPIO_MODE_GPIO,
239  .gpio55 = GPIO_MODE_NATIVE,
240  .gpio56 = GPIO_MODE_NATIVE,
241  .gpio57 = GPIO_MODE_GPIO,
242  .gpio58 = GPIO_MODE_NATIVE,
243  .gpio59 = GPIO_MODE_NATIVE,
244  .gpio60 = GPIO_MODE_NATIVE,
245  .gpio61 = GPIO_MODE_NATIVE,
246  .gpio62 = GPIO_MODE_NATIVE,
247  .gpio63 = GPIO_MODE_NATIVE,
248 };
249 
250 static const struct pch_gpio_set2 pch_gpio_set2_direction = {
252  .gpio33 = GPIO_DIR_OUTPUT,
253  .gpio34 = GPIO_DIR_INPUT,
254  .gpio35 = GPIO_DIR_OUTPUT,
255  .gpio36 = GPIO_DIR_INPUT,
256  .gpio37 = GPIO_DIR_INPUT,
257  .gpio38 = GPIO_DIR_INPUT,
258  .gpio39 = GPIO_DIR_INPUT,
259  .gpio40 = GPIO_DIR_INPUT,
260  .gpio41 = GPIO_DIR_OUTPUT,
261  .gpio42 = GPIO_DIR_OUTPUT,
262  .gpio43 = GPIO_DIR_INPUT,
263  .gpio44 = GPIO_DIR_INPUT,
264  .gpio45 = GPIO_DIR_INPUT,
265  .gpio46 = GPIO_DIR_INPUT,
266  .gpio47 = GPIO_DIR_INPUT,
267  .gpio48 = GPIO_DIR_INPUT,
268  .gpio49 = GPIO_DIR_OUTPUT,
269  .gpio50 = GPIO_DIR_OUTPUT,
270  .gpio51 = GPIO_DIR_OUTPUT,
271  .gpio52 = GPIO_DIR_OUTPUT,
272  .gpio53 = GPIO_DIR_OUTPUT,
273  .gpio54 = GPIO_DIR_OUTPUT,
274  .gpio55 = GPIO_DIR_OUTPUT,
275  .gpio56 = GPIO_DIR_INPUT,
276  .gpio57 = GPIO_DIR_INPUT,
277  .gpio58 = GPIO_DIR_OUTPUT,
278  .gpio59 = GPIO_DIR_INPUT,
279  .gpio60 = GPIO_DIR_INPUT,
280  .gpio61 = GPIO_DIR_OUTPUT,
281  .gpio62 = GPIO_DIR_OUTPUT,
282  .gpio63 = GPIO_DIR_OUTPUT,
283 };
284 
285 static const struct pch_gpio_set2 pch_gpio_set2_level = {
287  .gpio33 = GPIO_LEVEL_HIGH,
288  .gpio34 = GPIO_LEVEL_HIGH,
289  .gpio35 = GPIO_LEVEL_HIGH,
290  .gpio36 = GPIO_LEVEL_HIGH,
291  .gpio37 = GPIO_LEVEL_HIGH,
292  .gpio38 = GPIO_LEVEL_HIGH,
293  .gpio39 = GPIO_LEVEL_HIGH,
294  .gpio40 = GPIO_LEVEL_HIGH,
295  .gpio41 = GPIO_LEVEL_HIGH,
296  .gpio42 = GPIO_LEVEL_HIGH,
297  .gpio43 = GPIO_LEVEL_HIGH,
298  .gpio44 = GPIO_LEVEL_HIGH,
299  .gpio45 = GPIO_LEVEL_HIGH,
300  .gpio46 = GPIO_LEVEL_HIGH,
301  .gpio47 = GPIO_LEVEL_HIGH,
302  .gpio48 = GPIO_LEVEL_HIGH,
303  .gpio49 = GPIO_LEVEL_HIGH,
304  .gpio50 = GPIO_LEVEL_HIGH,
305  .gpio51 = GPIO_LEVEL_HIGH,
306  .gpio52 = GPIO_LEVEL_HIGH,
307  .gpio53 = GPIO_LEVEL_LOW,
308  .gpio54 = GPIO_LEVEL_LOW,
309  .gpio55 = GPIO_LEVEL_HIGH,
310  .gpio56 = GPIO_LEVEL_LOW,
311  .gpio57 = GPIO_LEVEL_HIGH,
312  .gpio58 = GPIO_LEVEL_LOW,
313  .gpio59 = GPIO_LEVEL_LOW,
314  .gpio60 = GPIO_LEVEL_LOW,
315  .gpio61 = GPIO_LEVEL_LOW,
316  .gpio62 = GPIO_LEVEL_LOW,
317  .gpio63 = GPIO_LEVEL_LOW,
318 };
319 
320 static const struct pch_gpio_set3 pch_gpio_set3_mode = {
322  .gpio65 = GPIO_MODE_NATIVE,
323  .gpio66 = GPIO_MODE_NATIVE,
324  .gpio67 = GPIO_MODE_NATIVE,
325  .gpio68 = GPIO_MODE_NATIVE,
326  .gpio69 = GPIO_MODE_NATIVE,
327  .gpio70 = GPIO_MODE_NATIVE,
328  .gpio71 = GPIO_MODE_NATIVE,
329  .gpio72 = GPIO_MODE_NATIVE,
330  .gpio73 = GPIO_MODE_NATIVE,
331  .gpio74 = GPIO_MODE_NATIVE,
332  .gpio75 = GPIO_MODE_NATIVE,
333 };
334 
335 static const struct pch_gpio_set3 pch_gpio_set3_direction = {
337  .gpio65 = GPIO_DIR_OUTPUT,
338  .gpio66 = GPIO_DIR_OUTPUT,
339  .gpio67 = GPIO_DIR_OUTPUT,
340  .gpio68 = GPIO_DIR_OUTPUT,
341  .gpio69 = GPIO_DIR_OUTPUT,
342  .gpio70 = GPIO_DIR_OUTPUT,
343  .gpio71 = GPIO_DIR_OUTPUT,
344  .gpio72 = GPIO_DIR_INPUT,
345  .gpio73 = GPIO_DIR_INPUT,
346  .gpio74 = GPIO_DIR_INPUT,
347  .gpio75 = GPIO_DIR_INPUT,
348 };
349 
350 static const struct pch_gpio_set3 pch_gpio_set3_level = {
352  .gpio65 = GPIO_LEVEL_LOW,
353  .gpio66 = GPIO_LEVEL_LOW,
354  .gpio67 = GPIO_LEVEL_LOW,
355  .gpio68 = GPIO_LEVEL_LOW,
356  .gpio69 = GPIO_LEVEL_LOW,
357  .gpio70 = GPIO_LEVEL_LOW,
358  .gpio71 = GPIO_LEVEL_LOW,
359  .gpio72 = GPIO_LEVEL_LOW,
360  .gpio73 = GPIO_LEVEL_LOW,
361  .gpio74 = GPIO_LEVEL_LOW,
362  .gpio75 = GPIO_LEVEL_LOW,
363 };
364 
365 const struct pch_gpio_map mainboard_gpio_map = {
366  .set1 = {
368  .direction = &pch_gpio_set1_direction,
369  .level = &pch_gpio_set1_level,
370  .reset = &pch_gpio_set1_reset,
371  .blink = &pch_gpio_set1_blink,
372  .invert = &pch_gpio_set1_invert,
373  },
374  .set2 = {
375  .mode = &pch_gpio_set2_mode,
376  .direction = &pch_gpio_set2_direction,
377  .level = &pch_gpio_set2_level,
378  },
379  .set3 = {
380  .mode = &pch_gpio_set3_mode,
381  .direction = &pch_gpio_set3_direction,
382  .level = &pch_gpio_set3_level,
383  },
384 };
const struct pch_gpio_map mainboard_gpio_map
Definition: gpio.c:87
const struct pch_gpio_set1 pch_gpio_set1_direction
Definition: gpio.c:40
const struct pch_gpio_set2 pch_gpio_set2_level
Definition: gpio.c:157
const struct pch_gpio_set1 pch_gpio_set1_level
Definition: gpio.c:75
const struct pch_gpio_set3 pch_gpio_set3_direction
Definition: gpio.c:187
const struct pch_gpio_set2 pch_gpio_set2_mode
Definition: gpio.c:87
const struct pch_gpio_set1 pch_gpio_set1_invert
Definition: gpio.c:84
const struct pch_gpio_set1 pch_gpio_set1_mode
Definition: gpio.c:5
const struct pch_gpio_set3 pch_gpio_set3_mode
Definition: gpio.c:172
const struct pch_gpio_set3 pch_gpio_set3_level
Definition: gpio.c:202
const struct pch_gpio_set2 pch_gpio_set2_direction
Definition: gpio.c:122
static const struct pch_gpio_set1 pch_gpio_set1_reset
Definition: gpio.c:40
static const struct pch_gpio_set1 pch_gpio_set1_blink
Definition: gpio.c:145
#define GPIO_LEVEL_HIGH
Definition: gpio.h:54
#define GPIO_LEVEL_LOW
Definition: gpio.h:53
#define GPIO_DIR_INPUT
Definition: gpio.h:51
#define GPIO_DIR_OUTPUT
Definition: gpio.h:50
@ GPIO_MODE_GPIO
Definition: gpio.h:20
#define GPIO_INVERT
Definition: gpio.h:32
#define GPIO_NO_BLINK
Definition: gpio.h:37
#define GPIO_NO_INVERT
Definition: gpio.h:31
#define GPIO_MODE_NATIVE
Definition: gpio.h:24
#define GPIO_RESET_PWROK
Definition: gpio.h:40
#define GPIO_RESET_RSMRST
Definition: gpio.h:41
const struct pch_gpio_set1 * mode
Definition: gpio.h:130
struct pch_gpio_map::@1669 set1
u32 gpio0
Definition: gpio.h:44
u32 gpio32
Definition: gpio.h:79
u32 gpio64
Definition: gpio.h:114