coreboot
coreboot is an Open Source project aimed at replacing the proprietary BIOS found in most computers.
gpio.c
Go to the documentation of this file.
1 /* SPDX-License-Identifier: GPL-2.0-only */
2 
4 
5 static const struct pch_gpio_set1 pch_gpio_set1_mode = {
7  .gpio1 = GPIO_MODE_GPIO,
8  .gpio2 = GPIO_MODE_GPIO,
9  .gpio3 = GPIO_MODE_GPIO,
10  .gpio4 = GPIO_MODE_GPIO,
11  .gpio5 = GPIO_MODE_GPIO,
12  .gpio6 = GPIO_MODE_GPIO,
13  .gpio7 = GPIO_MODE_GPIO,
14  .gpio8 = GPIO_MODE_GPIO,
15  .gpio9 = GPIO_MODE_NATIVE,
16  .gpio10 = GPIO_MODE_GPIO,
17  .gpio11 = GPIO_MODE_NATIVE,
18  .gpio12 = GPIO_MODE_NATIVE,
19  .gpio13 = GPIO_MODE_GPIO,
20  .gpio14 = GPIO_MODE_NATIVE,
21  .gpio15 = GPIO_MODE_GPIO,
22  .gpio16 = GPIO_MODE_GPIO,
23  .gpio17 = GPIO_MODE_GPIO,
24  .gpio18 = GPIO_MODE_NATIVE,
25  .gpio19 = GPIO_MODE_GPIO,
26  .gpio20 = GPIO_MODE_NATIVE,
27  .gpio21 = GPIO_MODE_GPIO,
28  .gpio22 = GPIO_MODE_GPIO,
29  .gpio23 = GPIO_MODE_NATIVE,
30  .gpio24 = GPIO_MODE_GPIO,
31  .gpio25 = GPIO_MODE_NATIVE,
32  .gpio26 = GPIO_MODE_GPIO,
33  .gpio27 = GPIO_MODE_GPIO,
34  .gpio28 = GPIO_MODE_GPIO,
35  .gpio29 = GPIO_MODE_GPIO,
36  .gpio30 = GPIO_MODE_NATIVE,
37  .gpio31 = GPIO_MODE_NATIVE,
38 };
39 
40 static const struct pch_gpio_set1 pch_gpio_set1_direction = {
42  .gpio1 = GPIO_DIR_INPUT,
43  .gpio2 = GPIO_DIR_INPUT,
44  .gpio3 = GPIO_DIR_INPUT,
45  .gpio4 = GPIO_DIR_INPUT,
46  .gpio5 = GPIO_DIR_INPUT,
47  .gpio6 = GPIO_DIR_INPUT,
48  .gpio7 = GPIO_DIR_INPUT,
49  .gpio8 = GPIO_DIR_OUTPUT,
50  .gpio10 = GPIO_DIR_OUTPUT,
51  .gpio13 = GPIO_DIR_INPUT,
52  .gpio15 = GPIO_DIR_OUTPUT,
53  .gpio16 = GPIO_DIR_INPUT,
54  .gpio17 = GPIO_DIR_INPUT,
55  .gpio19 = GPIO_DIR_INPUT,
56  .gpio21 = GPIO_DIR_INPUT,
57  .gpio22 = GPIO_DIR_OUTPUT,
58  .gpio24 = GPIO_DIR_OUTPUT,
59  .gpio26 = GPIO_DIR_INPUT,
60  .gpio27 = GPIO_DIR_INPUT,
61  .gpio28 = GPIO_DIR_OUTPUT,
62  .gpio29 = GPIO_DIR_OUTPUT,
63 };
64 
65 static const struct pch_gpio_set1 pch_gpio_set1_level = {
67  .gpio10 = GPIO_LEVEL_HIGH,
68  .gpio15 = GPIO_LEVEL_LOW,
69  .gpio22 = GPIO_LEVEL_HIGH,
70  .gpio24 = GPIO_LEVEL_LOW,
71  .gpio28 = GPIO_LEVEL_LOW,
72  .gpio29 = GPIO_LEVEL_HIGH,
73 };
74 
75 static const struct pch_gpio_set1 pch_gpio_set1_reset = {
77 };
78 
79 static const struct pch_gpio_set1 pch_gpio_set1_invert = {
80  .gpio1 = GPIO_INVERT,
81  .gpio6 = GPIO_INVERT,
82  .gpio13 = GPIO_INVERT,
83 };
84 
85 static const struct pch_gpio_set1 pch_gpio_set1_blink = {
86 };
87 
88 static const struct pch_gpio_set2 pch_gpio_set2_mode = {
90  .gpio33 = GPIO_MODE_GPIO,
91  .gpio34 = GPIO_MODE_GPIO,
92  .gpio35 = GPIO_MODE_GPIO,
93  .gpio36 = GPIO_MODE_GPIO,
94  .gpio37 = GPIO_MODE_GPIO,
95  .gpio38 = GPIO_MODE_GPIO,
96  .gpio39 = GPIO_MODE_GPIO,
97  .gpio40 = GPIO_MODE_NATIVE,
98  .gpio41 = GPIO_MODE_NATIVE,
99  .gpio42 = GPIO_MODE_NATIVE,
100  .gpio43 = GPIO_MODE_GPIO,
101  .gpio44 = GPIO_MODE_GPIO,
102  .gpio45 = GPIO_MODE_GPIO,
103  .gpio46 = GPIO_MODE_NATIVE,
104  .gpio47 = GPIO_MODE_GPIO,
105  .gpio48 = GPIO_MODE_GPIO,
106  .gpio49 = GPIO_MODE_GPIO,
107  .gpio50 = GPIO_MODE_GPIO,
108  .gpio51 = GPIO_MODE_GPIO,
109  .gpio52 = GPIO_MODE_GPIO,
110  .gpio53 = GPIO_MODE_GPIO,
111  .gpio54 = GPIO_MODE_GPIO,
112  .gpio55 = GPIO_MODE_GPIO,
113  .gpio56 = GPIO_MODE_GPIO,
114  .gpio57 = GPIO_MODE_GPIO,
115  .gpio58 = GPIO_MODE_NATIVE,
116  .gpio59 = GPIO_MODE_NATIVE,
117  .gpio60 = GPIO_MODE_NATIVE,
118  .gpio61 = GPIO_MODE_NATIVE,
119  .gpio62 = GPIO_MODE_NATIVE,
120  .gpio63 = GPIO_MODE_NATIVE,
121 };
122 
123 static const struct pch_gpio_set2 pch_gpio_set2_direction = {
125  .gpio34 = GPIO_DIR_INPUT,
126  .gpio35 = GPIO_DIR_INPUT,
127  .gpio36 = GPIO_DIR_INPUT,
128  .gpio37 = GPIO_DIR_INPUT,
129  .gpio38 = GPIO_DIR_INPUT,
130  .gpio39 = GPIO_DIR_INPUT,
131  .gpio43 = GPIO_DIR_OUTPUT,
132  .gpio44 = GPIO_DIR_INPUT,
133  .gpio45 = GPIO_DIR_INPUT,
134  .gpio47 = GPIO_DIR_INPUT,
135  .gpio48 = GPIO_DIR_INPUT,
136  .gpio49 = GPIO_DIR_INPUT,
137  .gpio50 = GPIO_DIR_INPUT,
138  .gpio51 = GPIO_DIR_OUTPUT,
139  .gpio52 = GPIO_DIR_OUTPUT,
140  .gpio53 = GPIO_DIR_OUTPUT,
141  .gpio54 = GPIO_DIR_INPUT,
142  .gpio55 = GPIO_DIR_OUTPUT,
143  .gpio56 = GPIO_DIR_INPUT,
144  .gpio57 = GPIO_DIR_INPUT,
145 };
146 
147 static const struct pch_gpio_set2 pch_gpio_set2_level = {
149  .gpio43 = GPIO_LEVEL_HIGH,
150  .gpio51 = GPIO_LEVEL_HIGH,
151  .gpio52 = GPIO_LEVEL_HIGH,
152  .gpio53 = GPIO_LEVEL_HIGH,
153  .gpio55 = GPIO_LEVEL_HIGH,
154 };
155 
156 static const struct pch_gpio_set2 pch_gpio_set2_reset = {
157 };
158 
159 static const struct pch_gpio_set3 pch_gpio_set3_mode = {
161  .gpio65 = GPIO_MODE_GPIO,
162  .gpio66 = GPIO_MODE_GPIO,
163  .gpio67 = GPIO_MODE_GPIO,
164  .gpio68 = GPIO_MODE_GPIO,
165  .gpio69 = GPIO_MODE_GPIO,
166  .gpio70 = GPIO_MODE_GPIO,
167  .gpio71 = GPIO_MODE_GPIO,
168  .gpio72 = GPIO_MODE_NATIVE,
169  .gpio73 = GPIO_MODE_NATIVE,
170  .gpio74 = GPIO_MODE_NATIVE,
171  .gpio75 = GPIO_MODE_NATIVE,
172 };
173 
174 static const struct pch_gpio_set3 pch_gpio_set3_direction = {
176  .gpio65 = GPIO_DIR_INPUT,
177  .gpio66 = GPIO_DIR_INPUT,
178  .gpio67 = GPIO_DIR_INPUT,
179  .gpio68 = GPIO_DIR_INPUT,
180  .gpio69 = GPIO_DIR_INPUT,
181  .gpio70 = GPIO_DIR_INPUT,
182  .gpio71 = GPIO_DIR_INPUT,
183 };
184 
185 static const struct pch_gpio_set3 pch_gpio_set3_level = {
186 };
187 
188 static const struct pch_gpio_set3 pch_gpio_set3_reset = {
189 };
190 
191 const struct pch_gpio_map mainboard_gpio_map = {
192  .set1 = {
194  .direction = &pch_gpio_set1_direction,
195  .level = &pch_gpio_set1_level,
196  .blink = &pch_gpio_set1_blink,
197  .invert = &pch_gpio_set1_invert,
198  .reset = &pch_gpio_set1_reset,
199  },
200  .set2 = {
201  .mode = &pch_gpio_set2_mode,
202  .direction = &pch_gpio_set2_direction,
203  .level = &pch_gpio_set2_level,
204  .reset = &pch_gpio_set2_reset,
205  },
206  .set3 = {
207  .mode = &pch_gpio_set3_mode,
208  .direction = &pch_gpio_set3_direction,
209  .level = &pch_gpio_set3_level,
210  .reset = &pch_gpio_set3_reset,
211  },
212 };
const struct pch_gpio_map mainboard_gpio_map
Definition: gpio.c:87
const struct pch_gpio_set1 pch_gpio_set1_direction
Definition: gpio.c:40
const struct pch_gpio_set2 pch_gpio_set2_level
Definition: gpio.c:157
const struct pch_gpio_set1 pch_gpio_set1_level
Definition: gpio.c:75
const struct pch_gpio_set3 pch_gpio_set3_direction
Definition: gpio.c:187
const struct pch_gpio_set2 pch_gpio_set2_mode
Definition: gpio.c:87
const struct pch_gpio_set1 pch_gpio_set1_invert
Definition: gpio.c:84
const struct pch_gpio_set1 pch_gpio_set1_mode
Definition: gpio.c:5
const struct pch_gpio_set3 pch_gpio_set3_mode
Definition: gpio.c:172
const struct pch_gpio_set3 pch_gpio_set3_level
Definition: gpio.c:202
const struct pch_gpio_set2 pch_gpio_set2_direction
Definition: gpio.c:122
static const struct pch_gpio_set1 pch_gpio_set1_reset
Definition: gpio.c:75
static const struct pch_gpio_set2 pch_gpio_set2_reset
Definition: gpio.c:156
static const struct pch_gpio_set3 pch_gpio_set3_reset
Definition: gpio.c:188
static const struct pch_gpio_set1 pch_gpio_set1_blink
Definition: gpio.c:85
#define GPIO_LEVEL_HIGH
Definition: gpio.h:54
#define GPIO_LEVEL_LOW
Definition: gpio.h:53
#define GPIO_DIR_INPUT
Definition: gpio.h:51
#define GPIO_DIR_OUTPUT
Definition: gpio.h:50
@ GPIO_MODE_GPIO
Definition: gpio.h:20
#define GPIO_INVERT
Definition: gpio.h:32
#define GPIO_MODE_NATIVE
Definition: gpio.h:24
#define GPIO_RESET_RSMRST
Definition: gpio.h:41
const struct pch_gpio_set1 * mode
Definition: gpio.h:130
struct pch_gpio_map::@1669 set1
u32 gpio0
Definition: gpio.h:44
u32 gpio24
Definition: gpio.h:68
u32 gpio8
Definition: gpio.h:52
u32 gpio1
Definition: gpio.h:45
u32 gpio33
Definition: gpio.h:80
u32 gpio32
Definition: gpio.h:79
u32 gpio64
Definition: gpio.h:114