coreboot
coreboot is an Open Source project aimed at replacing the proprietary BIOS found in most computers.
gpio.c
Go to the documentation of this file.
1 /* SPDX-License-Identifier: GPL-2.0-only */
2 
4 
5 static const struct pch_gpio_set1 pch_gpio_set1_mode = {
7  .gpio1 = GPIO_MODE_GPIO,
8  .gpio2 = GPIO_MODE_GPIO,
9  .gpio3 = GPIO_MODE_GPIO,
10  .gpio4 = GPIO_MODE_GPIO,
11  .gpio5 = GPIO_MODE_NATIVE,
12  .gpio6 = GPIO_MODE_GPIO,
13  .gpio7 = GPIO_MODE_GPIO,
14  .gpio8 = GPIO_MODE_GPIO,
15  .gpio9 = GPIO_MODE_NATIVE,
16  .gpio10 = GPIO_MODE_GPIO,
17  .gpio11 = GPIO_MODE_GPIO,
18  .gpio12 = GPIO_MODE_NATIVE,
19  .gpio13 = GPIO_MODE_GPIO,
20  .gpio14 = GPIO_MODE_GPIO,
21  .gpio15 = GPIO_MODE_GPIO,
22  .gpio16 = GPIO_MODE_GPIO,
23  .gpio17 = GPIO_MODE_GPIO,
24  .gpio18 = GPIO_MODE_NATIVE,
25  .gpio19 = GPIO_MODE_GPIO,
26  .gpio20 = GPIO_MODE_NATIVE,
27  .gpio21 = GPIO_MODE_GPIO,
28  .gpio22 = GPIO_MODE_GPIO,
29  .gpio23 = GPIO_MODE_GPIO,
30  .gpio24 = GPIO_MODE_GPIO,
31  .gpio25 = GPIO_MODE_NATIVE,
32  .gpio26 = GPIO_MODE_NATIVE,
33  .gpio27 = GPIO_MODE_GPIO,
34  .gpio28 = GPIO_MODE_GPIO,
35  .gpio29 = GPIO_MODE_GPIO,
36  .gpio30 = GPIO_MODE_NATIVE,
37  .gpio31 = GPIO_MODE_NATIVE,
38 };
39 
40 static const struct pch_gpio_set1 pch_gpio_set1_direction = {
42  .gpio1 = GPIO_DIR_INPUT,
43  .gpio2 = GPIO_DIR_OUTPUT,
44  .gpio3 = GPIO_DIR_INPUT,
45  .gpio4 = GPIO_DIR_INPUT,
46  .gpio6 = GPIO_DIR_INPUT,
47  .gpio7 = GPIO_DIR_INPUT,
48  .gpio8 = GPIO_DIR_INPUT,
49  .gpio10 = GPIO_DIR_INPUT,
50  .gpio11 = GPIO_DIR_OUTPUT,
51  .gpio13 = GPIO_DIR_INPUT,
52  .gpio14 = GPIO_DIR_INPUT,
53  .gpio15 = GPIO_DIR_INPUT,
54  .gpio16 = GPIO_DIR_INPUT,
55  .gpio17 = GPIO_DIR_OUTPUT,
56  .gpio19 = GPIO_DIR_INPUT,
57  .gpio21 = GPIO_DIR_INPUT,
58  .gpio22 = GPIO_DIR_OUTPUT,
59  .gpio23 = GPIO_DIR_INPUT,
60  .gpio24 = GPIO_DIR_OUTPUT,
61  .gpio27 = GPIO_DIR_OUTPUT,
62  .gpio28 = GPIO_DIR_OUTPUT,
63  .gpio29 = GPIO_DIR_OUTPUT,
64 };
65 
66 static const struct pch_gpio_set1 pch_gpio_set1_level = {
68  .gpio2 = GPIO_LEVEL_LOW,
69  .gpio11 = GPIO_LEVEL_LOW,
70  .gpio17 = GPIO_LEVEL_HIGH,
71  .gpio22 = GPIO_LEVEL_HIGH,
72  .gpio24 = GPIO_LEVEL_HIGH,
73  .gpio27 = GPIO_LEVEL_LOW,
74  .gpio28 = GPIO_LEVEL_LOW,
75  .gpio29 = GPIO_LEVEL_HIGH,
76 };
77 
78 static const struct pch_gpio_set1 pch_gpio_set1_reset = {
80  .gpio30 = GPIO_RESET_RSMRST,
81 };
82 
83 static const struct pch_gpio_set1 pch_gpio_set1_invert = {
84  .gpio1 = GPIO_INVERT,
85  .gpio3 = GPIO_INVERT,
86  .gpio6 = GPIO_INVERT,
87  .gpio7 = GPIO_INVERT,
88  .gpio13 = GPIO_INVERT,
89  .gpio14 = GPIO_INVERT,
90 };
91 
92 static const struct pch_gpio_set1 pch_gpio_set1_blink = {
93 };
94 
95 static const struct pch_gpio_set2 pch_gpio_set2_mode = {
97  .gpio33 = GPIO_MODE_GPIO,
98  .gpio34 = GPIO_MODE_GPIO,
99  .gpio35 = GPIO_MODE_GPIO,
100  .gpio36 = GPIO_MODE_GPIO,
101  .gpio37 = GPIO_MODE_GPIO,
102  .gpio38 = GPIO_MODE_GPIO,
103  .gpio39 = GPIO_MODE_GPIO,
104  .gpio40 = GPIO_MODE_NATIVE,
105  .gpio41 = GPIO_MODE_NATIVE,
106  .gpio42 = GPIO_MODE_NATIVE,
107  .gpio43 = GPIO_MODE_NATIVE,
108  .gpio44 = GPIO_MODE_GPIO,
109  .gpio45 = GPIO_MODE_NATIVE,
110  .gpio46 = GPIO_MODE_GPIO,
111  .gpio47 = GPIO_MODE_NATIVE,
112  .gpio48 = GPIO_MODE_GPIO,
113  .gpio49 = GPIO_MODE_GPIO,
114  .gpio50 = GPIO_MODE_GPIO,
115  .gpio51 = GPIO_MODE_GPIO,
116  .gpio52 = GPIO_MODE_GPIO,
117  .gpio53 = GPIO_MODE_GPIO,
118  .gpio54 = GPIO_MODE_GPIO,
119  .gpio55 = GPIO_MODE_GPIO,
120  .gpio56 = GPIO_MODE_NATIVE,
121  .gpio57 = GPIO_MODE_GPIO,
122  .gpio58 = GPIO_MODE_NATIVE,
123  .gpio59 = GPIO_MODE_NATIVE,
124  .gpio60 = GPIO_MODE_GPIO,
125  .gpio61 = GPIO_MODE_GPIO,
126  .gpio62 = GPIO_MODE_NATIVE,
127  .gpio63 = GPIO_MODE_NATIVE,
128 };
129 
130 static const struct pch_gpio_set2 pch_gpio_set2_direction = {
132  .gpio34 = GPIO_DIR_INPUT,
133  .gpio35 = GPIO_DIR_OUTPUT,
134  .gpio36 = GPIO_DIR_OUTPUT,
135  .gpio37 = GPIO_DIR_OUTPUT,
136  .gpio38 = GPIO_DIR_INPUT,
137  .gpio39 = GPIO_DIR_INPUT,
138  .gpio44 = GPIO_DIR_INPUT,
139  .gpio46 = GPIO_DIR_INPUT,
140  .gpio48 = GPIO_DIR_INPUT,
141  .gpio49 = GPIO_DIR_OUTPUT,
142  .gpio50 = GPIO_DIR_INPUT,
143  .gpio51 = GPIO_DIR_INPUT,
144  .gpio52 = GPIO_DIR_INPUT,
145  .gpio53 = GPIO_DIR_OUTPUT,
146  .gpio54 = GPIO_DIR_INPUT,
147  .gpio55 = GPIO_DIR_INPUT,
148  .gpio57 = GPIO_DIR_OUTPUT,
149  .gpio60 = GPIO_DIR_OUTPUT,
150  .gpio61 = GPIO_DIR_OUTPUT,
151 };
152 
153 static const struct pch_gpio_set2 pch_gpio_set2_level = {
155  .gpio35 = GPIO_LEVEL_LOW,
156  .gpio36 = GPIO_LEVEL_LOW,
157  .gpio37 = GPIO_LEVEL_LOW,
158  .gpio49 = GPIO_LEVEL_LOW,
159  .gpio53 = GPIO_LEVEL_HIGH,
160  .gpio57 = GPIO_LEVEL_HIGH,
161  .gpio60 = GPIO_LEVEL_HIGH,
162  .gpio61 = GPIO_LEVEL_HIGH,
163 };
164 
165 static const struct pch_gpio_set2 pch_gpio_set2_reset = {
166 };
167 
168 static const struct pch_gpio_set3 pch_gpio_set3_mode = {
170  .gpio65 = GPIO_MODE_NATIVE,
171  .gpio66 = GPIO_MODE_NATIVE,
172  .gpio67 = GPIO_MODE_NATIVE,
173  .gpio68 = GPIO_MODE_GPIO,
174  .gpio69 = GPIO_MODE_GPIO,
175  .gpio70 = GPIO_MODE_GPIO,
176  .gpio71 = GPIO_MODE_GPIO,
177  .gpio72 = GPIO_MODE_GPIO,
178  .gpio73 = GPIO_MODE_GPIO,
179  .gpio74 = GPIO_MODE_GPIO,
180  .gpio75 = GPIO_MODE_NATIVE,
181 };
182 
183 static const struct pch_gpio_set3 pch_gpio_set3_direction = {
185  .gpio69 = GPIO_DIR_INPUT,
186  .gpio70 = GPIO_DIR_OUTPUT,
187  .gpio71 = GPIO_DIR_OUTPUT,
188  .gpio72 = GPIO_DIR_OUTPUT,
189  .gpio73 = GPIO_DIR_OUTPUT,
190  .gpio74 = GPIO_DIR_OUTPUT,
191 };
192 
193 static const struct pch_gpio_set3 pch_gpio_set3_level = {
195  .gpio70 = GPIO_LEVEL_HIGH,
196  .gpio71 = GPIO_LEVEL_HIGH,
197  .gpio72 = GPIO_LEVEL_LOW,
198  .gpio73 = GPIO_LEVEL_HIGH,
199  .gpio74 = GPIO_LEVEL_HIGH,
200 };
201 
202 static const struct pch_gpio_set3 pch_gpio_set3_reset = {
203 };
204 
205 const struct pch_gpio_map mainboard_gpio_map = {
206  .set1 = {
208  .direction = &pch_gpio_set1_direction,
209  .level = &pch_gpio_set1_level,
210  .blink = &pch_gpio_set1_blink,
211  .invert = &pch_gpio_set1_invert,
212  .reset = &pch_gpio_set1_reset,
213  },
214  .set2 = {
215  .mode = &pch_gpio_set2_mode,
216  .direction = &pch_gpio_set2_direction,
217  .level = &pch_gpio_set2_level,
218  .reset = &pch_gpio_set2_reset,
219  },
220  .set3 = {
221  .mode = &pch_gpio_set3_mode,
222  .direction = &pch_gpio_set3_direction,
223  .level = &pch_gpio_set3_level,
224  .reset = &pch_gpio_set3_reset,
225  },
226 };
const struct pch_gpio_map mainboard_gpio_map
Definition: gpio.c:87
static const struct pch_gpio_set1 pch_gpio_set1_direction
Definition: gpio.c:40
static const struct pch_gpio_set1 pch_gpio_set1_reset
Definition: gpio.c:78
static const struct pch_gpio_set2 pch_gpio_set2_reset
Definition: gpio.c:165
static const struct pch_gpio_set2 pch_gpio_set2_level
Definition: gpio.c:153
static const struct pch_gpio_set1 pch_gpio_set1_level
Definition: gpio.c:66
static const struct pch_gpio_set3 pch_gpio_set3_direction
Definition: gpio.c:183
static const struct pch_gpio_set2 pch_gpio_set2_mode
Definition: gpio.c:95
static const struct pch_gpio_set1 pch_gpio_set1_invert
Definition: gpio.c:83
static const struct pch_gpio_set3 pch_gpio_set3_reset
Definition: gpio.c:202
static const struct pch_gpio_set1 pch_gpio_set1_blink
Definition: gpio.c:92
static const struct pch_gpio_set1 pch_gpio_set1_mode
Definition: gpio.c:5
static const struct pch_gpio_set3 pch_gpio_set3_mode
Definition: gpio.c:168
static const struct pch_gpio_set3 pch_gpio_set3_level
Definition: gpio.c:193
static const struct pch_gpio_set2 pch_gpio_set2_direction
Definition: gpio.c:130
#define GPIO_LEVEL_HIGH
Definition: gpio.h:54
#define GPIO_LEVEL_LOW
Definition: gpio.h:53
#define GPIO_DIR_INPUT
Definition: gpio.h:51
#define GPIO_DIR_OUTPUT
Definition: gpio.h:50
@ GPIO_MODE_GPIO
Definition: gpio.h:20
#define GPIO_INVERT
Definition: gpio.h:32
#define GPIO_MODE_NATIVE
Definition: gpio.h:24
#define GPIO_RESET_RSMRST
Definition: gpio.h:41
const struct pch_gpio_set1 * mode
Definition: gpio.h:130
struct pch_gpio_map::@1669 set1
u32 gpio0
Definition: gpio.h:44
u32 gpio24
Definition: gpio.h:68
u32 gpio1
Definition: gpio.h:45
u32 gpio33
Definition: gpio.h:80
u32 gpio32
Definition: gpio.h:79
u32 gpio64
Definition: gpio.h:114
u32 gpio68
Definition: gpio.h:118