coreboot
coreboot is an Open Source project aimed at replacing the proprietary BIOS found in most computers.
gpio.c
Go to the documentation of this file.
1 /* SPDX-License-Identifier: GPL-2.0-only */
2 
4 
5 static const struct pch_gpio_set1 pch_gpio_set1_mode = {
7  .gpio1 = GPIO_MODE_GPIO,
8  .gpio2 = GPIO_MODE_GPIO,
9  .gpio3 = GPIO_MODE_GPIO,
10  .gpio4 = GPIO_MODE_GPIO,
11  .gpio5 = GPIO_MODE_GPIO,
12  .gpio6 = GPIO_MODE_GPIO,
13  .gpio7 = GPIO_MODE_GPIO,
14  .gpio8 = GPIO_MODE_GPIO,
15  .gpio9 = GPIO_MODE_NATIVE,
16  .gpio10 = GPIO_MODE_GPIO,
17  .gpio11 = GPIO_MODE_GPIO,
18  .gpio12 = GPIO_MODE_NATIVE,
19  .gpio13 = GPIO_MODE_GPIO,
20  .gpio14 = GPIO_MODE_GPIO,
21  .gpio15 = GPIO_MODE_GPIO,
22  .gpio16 = GPIO_MODE_GPIO,
23  .gpio17 = GPIO_MODE_GPIO,
24  .gpio18 = GPIO_MODE_GPIO,
25  .gpio19 = GPIO_MODE_NATIVE,
26  .gpio20 = GPIO_MODE_NATIVE,
27  .gpio21 = GPIO_MODE_GPIO,
28  .gpio22 = GPIO_MODE_GPIO,
29  .gpio23 = GPIO_MODE_GPIO,
30  .gpio24 = GPIO_MODE_GPIO,
31  .gpio25 = GPIO_MODE_NATIVE,
32  .gpio26 = GPIO_MODE_NATIVE,
33  .gpio27 = GPIO_MODE_GPIO,
34  .gpio28 = GPIO_MODE_GPIO,
35  .gpio29 = GPIO_MODE_GPIO,
36  .gpio30 = GPIO_MODE_NATIVE,
37  .gpio31 = GPIO_MODE_NATIVE,
38 };
39 
40 static const struct pch_gpio_set1 pch_gpio_set1_direction = {
42  .gpio1 = GPIO_DIR_INPUT,
43  .gpio2 = GPIO_DIR_OUTPUT,
44  .gpio3 = GPIO_DIR_INPUT,
45  .gpio4 = GPIO_DIR_INPUT,
46  .gpio5 = GPIO_DIR_INPUT,
47  .gpio6 = GPIO_DIR_INPUT,
48  .gpio7 = GPIO_DIR_INPUT,
49  .gpio8 = GPIO_DIR_INPUT,
50  .gpio10 = GPIO_DIR_INPUT,
51  .gpio11 = GPIO_DIR_INPUT,
52  .gpio13 = GPIO_DIR_INPUT,
53  .gpio14 = GPIO_DIR_INPUT,
54  .gpio15 = GPIO_DIR_INPUT,
55  .gpio16 = GPIO_DIR_INPUT,
56  .gpio17 = GPIO_DIR_INPUT,
57  .gpio18 = GPIO_DIR_INPUT,
58  .gpio21 = GPIO_DIR_INPUT,
59  .gpio22 = GPIO_DIR_OUTPUT,
60  .gpio23 = GPIO_DIR_INPUT,
61  .gpio24 = GPIO_DIR_OUTPUT,
62  .gpio27 = GPIO_DIR_INPUT,
63  .gpio28 = GPIO_DIR_OUTPUT,
64  .gpio29 = GPIO_DIR_OUTPUT,
65 };
66 
67 static const struct pch_gpio_set1 pch_gpio_set1_level = {
69  .gpio2 = GPIO_LEVEL_HIGH,
70  .gpio22 = GPIO_LEVEL_HIGH,
71  .gpio24 = GPIO_LEVEL_LOW,
72  .gpio28 = GPIO_LEVEL_LOW,
73  .gpio29 = GPIO_LEVEL_HIGH,
74 };
75 
76 static const struct pch_gpio_set1 pch_gpio_set1_reset = {
78  .gpio30 = GPIO_RESET_RSMRST,
79 };
80 
81 static const struct pch_gpio_set1 pch_gpio_set1_invert = {
82  .gpio1 = GPIO_INVERT,
83  .gpio3 = GPIO_INVERT,
84  .gpio5 = GPIO_INVERT,
85  .gpio6 = GPIO_INVERT,
86  .gpio7 = GPIO_INVERT,
87  .gpio10 = GPIO_INVERT,
88  .gpio11 = GPIO_INVERT,
89  .gpio13 = GPIO_INVERT,
90  .gpio14 = GPIO_INVERT,
91 };
92 
93 static const struct pch_gpio_set1 pch_gpio_set1_blink = {
94 };
95 
96 static const struct pch_gpio_set2 pch_gpio_set2_mode = {
98  .gpio33 = GPIO_MODE_GPIO,
99  .gpio34 = GPIO_MODE_GPIO,
100  .gpio35 = GPIO_MODE_GPIO,
101  .gpio36 = GPIO_MODE_GPIO,
102  .gpio37 = GPIO_MODE_GPIO,
103  .gpio38 = GPIO_MODE_GPIO,
104  .gpio39 = GPIO_MODE_GPIO,
105  .gpio40 = GPIO_MODE_NATIVE,
106  .gpio41 = GPIO_MODE_NATIVE,
107  .gpio42 = GPIO_MODE_NATIVE,
108  .gpio43 = GPIO_MODE_NATIVE,
109  .gpio44 = GPIO_MODE_GPIO,
110  .gpio45 = GPIO_MODE_NATIVE,
111  .gpio46 = GPIO_MODE_GPIO,
112  .gpio47 = GPIO_MODE_NATIVE,
113  .gpio48 = GPIO_MODE_GPIO,
114  .gpio49 = GPIO_MODE_GPIO,
115  .gpio50 = GPIO_MODE_GPIO,
116  .gpio51 = GPIO_MODE_GPIO,
117  .gpio52 = GPIO_MODE_GPIO,
118  .gpio53 = GPIO_MODE_GPIO,
119  .gpio54 = GPIO_MODE_GPIO,
120  .gpio55 = GPIO_MODE_GPIO,
121  .gpio56 = GPIO_MODE_NATIVE,
122  .gpio57 = GPIO_MODE_GPIO,
123  .gpio58 = GPIO_MODE_NATIVE,
124  .gpio59 = GPIO_MODE_NATIVE,
125  .gpio60 = GPIO_MODE_GPIO,
126  .gpio61 = GPIO_MODE_GPIO,
127  .gpio62 = GPIO_MODE_NATIVE,
128  .gpio63 = GPIO_MODE_NATIVE,
129 };
130 
131 static const struct pch_gpio_set2 pch_gpio_set2_direction = {
133  .gpio34 = GPIO_DIR_INPUT,
134  .gpio35 = GPIO_DIR_INPUT,
135  .gpio36 = GPIO_DIR_OUTPUT,
136  .gpio37 = GPIO_DIR_OUTPUT,
137  .gpio38 = GPIO_DIR_INPUT,
138  .gpio39 = GPIO_DIR_INPUT,
139  .gpio44 = GPIO_DIR_INPUT,
140  .gpio46 = GPIO_DIR_INPUT,
141  .gpio48 = GPIO_DIR_INPUT,
142  .gpio49 = GPIO_DIR_INPUT,
143  .gpio50 = GPIO_DIR_INPUT,
144  .gpio51 = GPIO_DIR_INPUT,
145  .gpio52 = GPIO_DIR_INPUT,
146  .gpio53 = GPIO_DIR_OUTPUT,
147  .gpio54 = GPIO_DIR_INPUT,
148  .gpio55 = GPIO_DIR_INPUT,
149  .gpio57 = GPIO_DIR_OUTPUT,
150  .gpio60 = GPIO_DIR_OUTPUT,
151  .gpio61 = GPIO_DIR_OUTPUT,
152 };
153 
154 static const struct pch_gpio_set2 pch_gpio_set2_level = {
156  .gpio36 = GPIO_LEVEL_LOW,
157  .gpio37 = GPIO_LEVEL_LOW,
158  .gpio53 = GPIO_LEVEL_HIGH,
159  .gpio57 = GPIO_LEVEL_HIGH,
160  .gpio60 = GPIO_LEVEL_HIGH,
161  .gpio61 = GPIO_LEVEL_LOW,
162 };
163 
164 static const struct pch_gpio_set2 pch_gpio_set2_reset = {
165 };
166 
167 static const struct pch_gpio_set3 pch_gpio_set3_mode = {
169  .gpio65 = GPIO_MODE_GPIO,
170  .gpio66 = GPIO_MODE_NATIVE,
171  .gpio67 = GPIO_MODE_NATIVE,
172  .gpio68 = GPIO_MODE_GPIO,
173  .gpio69 = GPIO_MODE_GPIO,
174  .gpio70 = GPIO_MODE_GPIO,
175  .gpio71 = GPIO_MODE_GPIO,
176  .gpio72 = GPIO_MODE_GPIO,
177  .gpio73 = GPIO_MODE_GPIO,
178  .gpio74 = GPIO_MODE_NATIVE,
179  .gpio75 = GPIO_MODE_NATIVE,
180 };
181 
182 static const struct pch_gpio_set3 pch_gpio_set3_direction = {
184  .gpio68 = GPIO_DIR_OUTPUT,
185  .gpio69 = GPIO_DIR_INPUT,
186  .gpio70 = GPIO_DIR_OUTPUT,
187  .gpio71 = GPIO_DIR_OUTPUT,
188  .gpio72 = GPIO_DIR_OUTPUT,
189  .gpio73 = GPIO_DIR_OUTPUT,
190 };
191 
192 static const struct pch_gpio_set3 pch_gpio_set3_level = {
194  .gpio70 = GPIO_LEVEL_HIGH,
195  .gpio71 = GPIO_LEVEL_HIGH,
196  .gpio72 = GPIO_LEVEL_LOW,
197  .gpio73 = GPIO_LEVEL_HIGH,
198 };
199 
200 static const struct pch_gpio_set3 pch_gpio_set3_reset = {
201 };
202 
203 const struct pch_gpio_map mainboard_gpio_map = {
204  .set1 = {
206  .direction = &pch_gpio_set1_direction,
207  .level = &pch_gpio_set1_level,
208  .blink = &pch_gpio_set1_blink,
209  .invert = &pch_gpio_set1_invert,
210  .reset = &pch_gpio_set1_reset,
211  },
212  .set2 = {
213  .mode = &pch_gpio_set2_mode,
214  .direction = &pch_gpio_set2_direction,
215  .level = &pch_gpio_set2_level,
216  .reset = &pch_gpio_set2_reset,
217  },
218  .set3 = {
219  .mode = &pch_gpio_set3_mode,
220  .direction = &pch_gpio_set3_direction,
221  .level = &pch_gpio_set3_level,
222  .reset = &pch_gpio_set3_reset,
223  },
224 };
const struct pch_gpio_map mainboard_gpio_map
Definition: gpio.c:87
static const struct pch_gpio_set1 pch_gpio_set1_direction
Definition: gpio.c:40
static const struct pch_gpio_set1 pch_gpio_set1_reset
Definition: gpio.c:76
static const struct pch_gpio_set2 pch_gpio_set2_reset
Definition: gpio.c:164
static const struct pch_gpio_set2 pch_gpio_set2_level
Definition: gpio.c:154
static const struct pch_gpio_set1 pch_gpio_set1_level
Definition: gpio.c:67
static const struct pch_gpio_set3 pch_gpio_set3_direction
Definition: gpio.c:182
static const struct pch_gpio_set2 pch_gpio_set2_mode
Definition: gpio.c:96
static const struct pch_gpio_set1 pch_gpio_set1_invert
Definition: gpio.c:81
static const struct pch_gpio_set3 pch_gpio_set3_reset
Definition: gpio.c:200
static const struct pch_gpio_set1 pch_gpio_set1_blink
Definition: gpio.c:93
static const struct pch_gpio_set1 pch_gpio_set1_mode
Definition: gpio.c:5
static const struct pch_gpio_set3 pch_gpio_set3_mode
Definition: gpio.c:167
static const struct pch_gpio_set3 pch_gpio_set3_level
Definition: gpio.c:192
static const struct pch_gpio_set2 pch_gpio_set2_direction
Definition: gpio.c:131
#define GPIO_LEVEL_HIGH
Definition: gpio.h:54
#define GPIO_LEVEL_LOW
Definition: gpio.h:53
#define GPIO_DIR_INPUT
Definition: gpio.h:51
#define GPIO_DIR_OUTPUT
Definition: gpio.h:50
@ GPIO_MODE_GPIO
Definition: gpio.h:20
#define GPIO_INVERT
Definition: gpio.h:32
#define GPIO_MODE_NATIVE
Definition: gpio.h:24
#define GPIO_RESET_RSMRST
Definition: gpio.h:41
const struct pch_gpio_set1 * mode
Definition: gpio.h:130
struct pch_gpio_map::@1669 set1
u32 gpio0
Definition: gpio.h:44
u32 gpio24
Definition: gpio.h:68
u32 gpio1
Definition: gpio.h:45
u32 gpio33
Definition: gpio.h:80
u32 gpio32
Definition: gpio.h:79
u32 gpio65
Definition: gpio.h:115
u32 gpio64
Definition: gpio.h:114
u32 gpio68
Definition: gpio.h:118