coreboot
coreboot is an Open Source project aimed at replacing the proprietary BIOS found in most computers.
gpio.c
Go to the documentation of this file.
1 /* SPDX-License-Identifier: GPL-2.0-only */
2 
4 
5 static const struct pch_gpio_set1 pch_gpio_set1_mode = {
7  .gpio1 = GPIO_MODE_GPIO,
8  .gpio2 = GPIO_MODE_GPIO,
9  .gpio3 = GPIO_MODE_GPIO,
10  .gpio4 = GPIO_MODE_GPIO,
11  .gpio5 = GPIO_MODE_GPIO,
12  .gpio6 = GPIO_MODE_GPIO,
13  .gpio7 = GPIO_MODE_GPIO,
14  .gpio8 = GPIO_MODE_GPIO,
15  .gpio9 = GPIO_MODE_NATIVE,
16  .gpio10 = GPIO_MODE_NATIVE,
17  .gpio11 = GPIO_MODE_GPIO,
18  .gpio12 = GPIO_MODE_NATIVE,
19  .gpio13 = GPIO_MODE_NATIVE,
20  .gpio14 = GPIO_MODE_GPIO,
21  .gpio15 = GPIO_MODE_GPIO,
22  .gpio16 = GPIO_MODE_NATIVE,
23  .gpio17 = GPIO_MODE_GPIO,
24  .gpio18 = GPIO_MODE_NATIVE,
25  .gpio19 = GPIO_MODE_NATIVE,
26  .gpio20 = GPIO_MODE_NATIVE,
27  .gpio21 = GPIO_MODE_NATIVE,
28  .gpio22 = GPIO_MODE_NATIVE,
29  .gpio23 = GPIO_MODE_NATIVE,
30  .gpio24 = GPIO_MODE_GPIO,
31  .gpio25 = GPIO_MODE_NATIVE,
32  .gpio26 = GPIO_MODE_NATIVE,
33  .gpio27 = GPIO_MODE_GPIO,
34  .gpio28 = GPIO_MODE_GPIO,
35  .gpio29 = GPIO_MODE_GPIO,
36  .gpio30 = GPIO_MODE_NATIVE,
37  .gpio31 = GPIO_MODE_GPIO,
38 };
39 
40 static const struct pch_gpio_set1 pch_gpio_set1_direction = {
42  .gpio1 = GPIO_DIR_INPUT,
43  .gpio2 = GPIO_DIR_INPUT,
44  .gpio3 = GPIO_DIR_INPUT,
45  .gpio4 = GPIO_DIR_INPUT,
46  .gpio5 = GPIO_DIR_INPUT,
47  .gpio6 = GPIO_DIR_INPUT,
48  .gpio7 = GPIO_DIR_INPUT,
49  .gpio8 = GPIO_DIR_OUTPUT,
50  .gpio11 = GPIO_DIR_INPUT,
51  .gpio14 = GPIO_DIR_INPUT,
52  .gpio15 = GPIO_DIR_INPUT,
53  .gpio17 = GPIO_DIR_INPUT,
54  .gpio24 = GPIO_DIR_OUTPUT,
55  .gpio27 = GPIO_DIR_OUTPUT,
56  .gpio28 = GPIO_DIR_OUTPUT,
57  .gpio29 = GPIO_DIR_OUTPUT,
58  .gpio31 = GPIO_DIR_INPUT,
59 };
60 
61 static const struct pch_gpio_set1 pch_gpio_set1_level = {
62  #if CONFIG(ENABLE_MSATA)
64  #else
65  .gpio8 = GPIO_LEVEL_HIGH,
66  #endif
67  .gpio24 = GPIO_LEVEL_LOW,
68  .gpio27 = GPIO_LEVEL_LOW,
69  .gpio28 = GPIO_LEVEL_LOW,
70  .gpio29 = GPIO_LEVEL_HIGH,
71 };
72 
73 static const struct pch_gpio_set1 pch_gpio_set1_reset = {
75 };
76 
77 static const struct pch_gpio_set1 pch_gpio_set1_invert = {
78  .gpio1 = GPIO_INVERT,
79  .gpio7 = GPIO_INVERT,
80  .gpio14 = GPIO_INVERT,
81  .gpio15 = GPIO_INVERT,
82 };
83 
84 static const struct pch_gpio_set1 pch_gpio_set1_blink = {
85 };
86 
87 static const struct pch_gpio_set2 pch_gpio_set2_mode = {
89  .gpio33 = GPIO_MODE_NATIVE,
90  .gpio34 = GPIO_MODE_GPIO,
91  .gpio35 = GPIO_MODE_NATIVE,
92  .gpio36 = GPIO_MODE_NATIVE,
93  .gpio37 = GPIO_MODE_GPIO,
94  .gpio38 = GPIO_MODE_NATIVE,
95  .gpio39 = GPIO_MODE_NATIVE,
96  .gpio40 = GPIO_MODE_NATIVE,
97  .gpio41 = GPIO_MODE_NATIVE,
98  .gpio42 = GPIO_MODE_NATIVE,
99  .gpio43 = GPIO_MODE_NATIVE,
100  .gpio44 = GPIO_MODE_NATIVE,
101  .gpio45 = GPIO_MODE_NATIVE,
102  .gpio46 = GPIO_MODE_GPIO,
103  .gpio47 = GPIO_MODE_NATIVE,
104  .gpio48 = GPIO_MODE_NATIVE,
105  .gpio49 = GPIO_MODE_GPIO,
106  .gpio50 = GPIO_MODE_GPIO,
107  .gpio51 = GPIO_MODE_GPIO,
108  .gpio52 = GPIO_MODE_GPIO,
109  .gpio53 = GPIO_MODE_GPIO,
110  .gpio54 = GPIO_MODE_GPIO,
111  .gpio55 = GPIO_MODE_GPIO,
112  .gpio56 = GPIO_MODE_NATIVE,
113  .gpio57 = GPIO_MODE_GPIO,
114  .gpio58 = GPIO_MODE_NATIVE,
115  .gpio59 = GPIO_MODE_NATIVE,
116  .gpio60 = GPIO_MODE_GPIO,
117  .gpio61 = GPIO_MODE_NATIVE,
118  .gpio62 = GPIO_MODE_NATIVE,
119  .gpio63 = GPIO_MODE_NATIVE,
120 };
121 
122 static const struct pch_gpio_set2 pch_gpio_set2_direction = {
124  .gpio37 = GPIO_DIR_OUTPUT,
125  .gpio46 = GPIO_DIR_OUTPUT,
126  .gpio49 = GPIO_DIR_INPUT,
127  .gpio50 = GPIO_DIR_OUTPUT,
128  .gpio51 = GPIO_DIR_OUTPUT,
129  .gpio52 = GPIO_DIR_OUTPUT,
130  .gpio53 = GPIO_DIR_OUTPUT,
131  .gpio54 = GPIO_DIR_OUTPUT,
132  .gpio55 = GPIO_DIR_OUTPUT,
133  .gpio57 = GPIO_DIR_INPUT,
134  .gpio60 = GPIO_DIR_OUTPUT,
135 };
136 
137 static const struct pch_gpio_set2 pch_gpio_set2_level = {
139  .gpio37 = GPIO_LEVEL_LOW,
140  .gpio46 = GPIO_LEVEL_HIGH,
141  .gpio50 = GPIO_LEVEL_HIGH,
142  .gpio51 = GPIO_LEVEL_LOW,
143  .gpio52 = GPIO_LEVEL_HIGH,
144  .gpio53 = GPIO_LEVEL_HIGH,
145  .gpio54 = GPIO_LEVEL_HIGH,
146  .gpio55 = GPIO_LEVEL_LOW,
147  .gpio60 = GPIO_LEVEL_HIGH,
148 };
149 
150 static const struct pch_gpio_set2 pch_gpio_set2_reset = {
151 };
152 
153 static const struct pch_gpio_set3 pch_gpio_set3_mode = {
155  .gpio65 = GPIO_MODE_NATIVE,
156  .gpio66 = GPIO_MODE_GPIO,
157  .gpio67 = GPIO_MODE_GPIO,
158  .gpio68 = GPIO_MODE_GPIO,
159  .gpio69 = GPIO_MODE_GPIO,
160  .gpio70 = GPIO_MODE_NATIVE,
161  .gpio71 = GPIO_MODE_NATIVE,
162  .gpio72 = GPIO_MODE_NATIVE,
163  .gpio73 = GPIO_MODE_NATIVE,
164  .gpio74 = GPIO_MODE_NATIVE,
165  .gpio75 = GPIO_MODE_NATIVE,
166 };
167 
168 static const struct pch_gpio_set3 pch_gpio_set3_direction = {
170  .gpio67 = GPIO_DIR_INPUT,
171  .gpio68 = GPIO_DIR_OUTPUT,
172  .gpio69 = GPIO_DIR_INPUT,
173 };
174 
175 static const struct pch_gpio_set3 pch_gpio_set3_level = {
177  .gpio68 = GPIO_LEVEL_HIGH,
178 };
179 
180 static const struct pch_gpio_set3 pch_gpio_set3_reset = {
181 };
182 
183 const struct pch_gpio_map mainboard_gpio_map = {
184  .set1 = {
186  .direction = &pch_gpio_set1_direction,
187  .level = &pch_gpio_set1_level,
188  .blink = &pch_gpio_set1_blink,
189  .invert = &pch_gpio_set1_invert,
190  .reset = &pch_gpio_set1_reset,
191  },
192  .set2 = {
193  .mode = &pch_gpio_set2_mode,
194  .direction = &pch_gpio_set2_direction,
195  .level = &pch_gpio_set2_level,
196  .reset = &pch_gpio_set2_reset,
197  },
198  .set3 = {
199  .mode = &pch_gpio_set3_mode,
200  .direction = &pch_gpio_set3_direction,
201  .level = &pch_gpio_set3_level,
202  .reset = &pch_gpio_set3_reset,
203  },
204 };
const struct pch_gpio_map mainboard_gpio_map
Definition: gpio.c:87
static const struct pch_gpio_set1 pch_gpio_set1_direction
Definition: gpio.c:40
static const struct pch_gpio_set1 pch_gpio_set1_reset
Definition: gpio.c:73
static const struct pch_gpio_set2 pch_gpio_set2_reset
Definition: gpio.c:150
static const struct pch_gpio_set2 pch_gpio_set2_level
Definition: gpio.c:137
static const struct pch_gpio_set1 pch_gpio_set1_level
Definition: gpio.c:61
static const struct pch_gpio_set3 pch_gpio_set3_direction
Definition: gpio.c:168
static const struct pch_gpio_set2 pch_gpio_set2_mode
Definition: gpio.c:87
static const struct pch_gpio_set1 pch_gpio_set1_invert
Definition: gpio.c:77
static const struct pch_gpio_set3 pch_gpio_set3_reset
Definition: gpio.c:180
static const struct pch_gpio_set1 pch_gpio_set1_blink
Definition: gpio.c:84
static const struct pch_gpio_set1 pch_gpio_set1_mode
Definition: gpio.c:5
static const struct pch_gpio_set3 pch_gpio_set3_mode
Definition: gpio.c:153
static const struct pch_gpio_set3 pch_gpio_set3_level
Definition: gpio.c:175
static const struct pch_gpio_set2 pch_gpio_set2_direction
Definition: gpio.c:122
#define GPIO_LEVEL_HIGH
Definition: gpio.h:54
#define GPIO_LEVEL_LOW
Definition: gpio.h:53
#define GPIO_DIR_INPUT
Definition: gpio.h:51
#define GPIO_DIR_OUTPUT
Definition: gpio.h:50
@ GPIO_MODE_GPIO
Definition: gpio.h:20
#define GPIO_INVERT
Definition: gpio.h:32
#define GPIO_MODE_NATIVE
Definition: gpio.h:24
#define GPIO_RESET_RSMRST
Definition: gpio.h:41
const struct pch_gpio_set1 * mode
Definition: gpio.h:130
struct pch_gpio_map::@1669 set1
u32 gpio0
Definition: gpio.h:44
u32 gpio24
Definition: gpio.h:68
u32 gpio8
Definition: gpio.h:52
u32 gpio1
Definition: gpio.h:45
u32 gpio34
Definition: gpio.h:81
u32 gpio32
Definition: gpio.h:79
u32 gpio64
Definition: gpio.h:114
u32 gpio66
Definition: gpio.h:116