coreboot
coreboot is an Open Source project aimed at replacing the proprietary BIOS found in most computers.
gpio.c
Go to the documentation of this file.
1 /* SPDX-License-Identifier: GPL-2.0-only */
2 
3 #include <baseboard/variants.h>
4 #include <soc/gpio.h>
5 #include <soc/southbridge.h>
6 #include <variant/gpio.h>
7 
8 /*
9  * As a rule of thumb, GPIO pins used by coreboot should be initialized at
10  * bootblock while GPIO pins used only by the OS should be initialized at
11  * ramstage.
12  */
13 static const struct soc_amd_gpio gpio_set_stage_reset[] = {
14  /* GPIO_4 - EN_PP3300_WLAN */
15  PAD_GPO(GPIO_4, HIGH),
16 
17  /* GPIO_6 - APU_RST_L / EC_SMI_ODL, SMI gets configured in ramstage */
19 
20  /* GPIO_9 - H1_PCH_INT_ODL */
21  PAD_INT(GPIO_9, PULL_UP, EDGE_LOW, STATUS),
22 
23  /* GPIO_15 - EC_IN_RW_OD */
25 
26  /* GPIO_22 - EC_SCI_ODL, SCI gets configured in ramstage */
28 
29  /* GPIO_24 - EC_PCH_WAKE_L, SCI gets configured in ramstage */
31 
32  /* GPIO_26 - APU_PCIE_RST_L */
33  PAD_NF(GPIO_26, PCIE_RST_L, PULL_NONE),
34 
35  /* GPIO_40 - EMMC_BRIDGE_RST */
36  PAD_GPO(GPIO_40, LOW),
37 
38  /* GPIO_74 - LPC_CLK0_EC_R */
39  PAD_NF(GPIO_74, LPCCLK0, PULL_DOWN),
40 
41  /* GPIO_92 - WLAN_PCIE_CLKREQ_3V3_ODL */
42  PAD_NF(GPIO_92, CLK_REQ0_L, PULL_UP),
43 
44  /* GPIO_122 - APU_BIOS_FLASH_WP_L */
46 
47  /* GPIO_131 - CONFIG_STRAP3 */
49 
50  /* GPIO_132 - CONFIG_STRAP4 */
52 
53  /* GPIO_136 - UART_PCH_RX_DEBUG_TX */
54  PAD_NF(GPIO_136, UART0_RXD, PULL_NONE),
55 
56  /* GPIO_138 - UART_PCH_TX_DEBUG_RX */
57  PAD_NF(GPIO_138, UART0_TXD, PULL_NONE),
58 
59  /* GPIO_139 - CONFIG_STRAP1 */
61 
62  /* GPIO_142 - CONFIG_STRAP2 */
64 };
65 
66 static const struct soc_amd_gpio gpio_wlan_rst_early_reset[] = {
67  /* GPIO_70 - WLAN_PE_RST_L */
68  PAD_GPO(GPIO_70, HIGH),
69 };
70 
71 static const struct soc_amd_gpio gpio_set_stage_rom[] = {
72  /* GPIO_133 - APU_EDP_BKLTEN_L (backlight - Active LOW) */
73  PAD_GPO(GPIO_133, HIGH),
74 };
75 
76 static const struct soc_amd_gpio gpio_set_stage_ram[] = {
77  /* GPIO_0 - EC_PCH_PWR_BTN_ODL */
78  PAD_NF(GPIO_0, PWR_BTN_L, PULL_UP),
79 
80  /* GPIO_1 - SYS_RST_ODL */
81  PAD_NF(GPIO_1, SYS_RESET_L, PULL_UP),
82 
83  /* GPIO_2 - WLAN_PCIE_WAKE_3V3_ODL */
84  PAD_NF_SCI(GPIO_2, WAKE_L, PULL_UP, EDGE_LOW),
85 
86  /* GPIO_3 - MEM_VOLT_SEL */
88 
89  /* GPIO_5 - PCH_TRACKPAD_INT_3V3_ODL, SCI */
90  PAD_SCI(GPIO_5, PULL_UP, EDGE_LOW),
91 
92  /* GPIO_6 - APU_RST_L / EC_SMI_ODL, SMI */
93  PAD_SMI(GPIO_6, PULL_UP, LEVEL_LOW),
94 
95  /* GPIO_7 - APU_PWROK_OD (currently not used) */
97 
98  /* GPIO_8 - DDR_ALERT_3V3_L (currently not used) */
100 
101  /* GPIO_10 - SLP_S0_L, EC_SYNC_IRQ */
103 
104  /* GPIO_11 - TOUCHSCREEN_INT_3V3_ODL, SCI */
105  PAD_SCI(GPIO_11, PULL_UP, EDGE_LOW),
106 
107  /* GPIO_12 - EN_PP3300_TRACKPAD */
108  PAD_GPO(GPIO_12, HIGH),
109 
110  /* GPIO_13 - APU_PEN_PDCT_ODL (currently not used) */
112 
113  /* GPIO_14 - APU_HP_INT_ODL, SCI */
114  PAD_SCI(GPIO_14, PULL_UP, EDGE_LOW),
115 
116  /* GPIO_16 - USB_C0_OC_L */
117  PAD_NF(GPIO_16, USB_OC0_L, PULL_UP),
118 
119  /* GPIO_17 - USB_C1_OC_L */
120  PAD_NF(GPIO_17, USB_OC1_L, PULL_UP),
121 
122  /* GPIO_18 - USB_A0_OC_ODL */
123  PAD_NF(GPIO_18, USB_OC2_L, PULL_UP),
124 
125  /* GPIO_19 - APU_I2C_SCL3 (Touchscreen) */
126  PAD_NF(GPIO_19, I2C3_SCL, PULL_UP),
127 
128  /* GPIO_20 - APU_I2C_SDA3 (Touchscreen) */
129  PAD_NF(GPIO_20, I2C3_SDA, PULL_UP),
130 
131  /* GPIO_21 - APU_PEN_INT_ODL, SCI */
132  PAD_SCI(GPIO_21, PULL_UP, EDGE_LOW),
133 
134  /* GPIO_22 - EC_SCI_ODL, SCI */
135  PAD_SCI(GPIO_22, PULL_UP, EDGE_LOW),
136 
137  /* GPIO_24 - EC_PCH_WAKE_L, SCI */
138  PAD_SCI(GPIO_24, PULL_UP, EDGE_LOW),
139 
140  /* GPIO_25 - SD_CD */
141  PAD_NF(GPIO_25, SD0_CD, PULL_UP),
142 
143  /* GPIO_42 - S5_MUX_CTRL */
144  PAD_NF(GPIO_42, S5_MUX_CTRL, PULL_NONE),
145 
146  /* GPIO_67 - PEN_RESET */
147  PAD_GPO(GPIO_67, LOW),
148 
149  /* GPIO_75 - Unused (strap) (R139/R130) */
151 
152  /* GPIO_76 - EN_PP3300_TOUCHSCREEN */
153  PAD_GPO(GPIO_76, HIGH),
154 
155  /* GPIO_84 - HUB_RST (Active High) */
156  PAD_GPO(GPIO_84, LOW),
157 
158  /* GPIO_85 - TOUCHSCREEN_RST (Active High) */
159  PAD_GPO(GPIO_85, LOW),
160 
161  /* GPIO_86 - Unused (TP109) */
163 
164  /* GPIO_87 - LPC_SERIRQ */
165  PAD_NF(GPIO_87, SERIRQ, PULL_NONE),
166 
167  /* GPIO_88 - LPC_CLKRUN_L */
168  PAD_NF(GPIO_88, LPC_CLKRUN_L, PULL_NONE),
169 
170  /* GPIO_90 - EN_PP3300_CAMERA */
171  PAD_GPO(GPIO_90, HIGH),
172 
173  /* GPIO_91 - DMIC_CLK1_EN */
174  PAD_GPO(GPIO_91, HIGH),
175 
176  /* GPIO_93 - EMMC_RST */
177  PAD_GPO(GPIO_93, LOW),
178 
179  /* GPIO_101 - SD_WP_L */
180  PAD_NF(GPIO_101, SD0_WP, PULL_DOWN),
181 
182  /* GPIO_102 - EN_SD_SOCKET_PWR */
183  PAD_NF(GPIO_102, SD0_PWR_CTRL, PULL_DOWN),
184 
185  /* GPIO_113 - APU_I2C_SCL2 (Pen & Trackpad) */
186  PAD_NF(GPIO_113, I2C2_SCL, PULL_UP),
187 
188  /* GPIO_114 - APU_I2C_SDA2 (Pen & Trackpad) */
189  PAD_NF(GPIO_114, I2C2_SDA, PULL_UP),
190 
191  /* GPIO_115 - Unused (TP127) */
193 
194  /* GPIO_116 - PCIE_EMMC_CLKREQ_L */
195  PAD_NF(GPIO_116, CLK_REQ2_L, PULL_NONE),
196 
197  /* GPIO_118 - PCH_SPI_CS0_L */
198  PAD_NF(GPIO_118, SPI_CS1_L, PULL_NONE),
199 
200  /* GPIO_119 - SPK_PA_EN */
201  PAD_GPO(GPIO_119, LOW),
202 
203  /* GPIO_126 - DMIC_CLK2_EN */
204  PAD_GPO(GPIO_126, HIGH),
205 
206  /* GPIO_129 - APU_KBRST_L */
207  PAD_NF(GPIO_129, KBRST_L, PULL_UP),
208 
209  /* GPIO_130 - Unused (TP55) */
211 
212  /* GPIO_135 - BCLK Buffer Enable */
213  PAD_GPO(GPIO_135, HIGH),
214 
215  /* GPIO_137 - Unused (TP27) */
217 
218  /* GPIO_140 - I2S_BCLK_R (init to func0, used for I2S) */
219  PAD_NF(GPIO_140, UART1_CTS_L, PULL_NONE),
220 
221  /* GPIO_141 - I2S2_DATA_MIC2 (init to func0, used for I2S) */
222  PAD_NF(GPIO_141, UART1_RXD, PULL_NONE),
223 
224  /* GPIO_143 - I2S2_DATA (init to func0, used for I2S) */
225  PAD_NF(GPIO_143, UART1_TXD, PULL_NONE),
226 
227  /* GPIO_144 - I2S_LR_R (init to func0, used for I2S) */
228  PAD_NF(GPIO_144, UART1_INTR, PULL_NONE),
229 
230  /* GPIO_145 - PCH_I2C_AUDIO_SCL */
231  PAD_NF(GPIO_145, I2C0_SCL, PULL_NONE),
232 
233  /* GPIO_146 - PCH_I2C_AUDIO_SDA */
234  PAD_NF(GPIO_146, I2C0_SDA, PULL_NONE),
235 
236  /* GPIO_147 - PCH_I2C_H1_TPM_SCL */
237  PAD_NF(GPIO_147, I2C1_SCL, PULL_NONE),
238 
239  /* GPIO_148 - PCH_I2C_H1_TPM_SDA */
240  PAD_NF(GPIO_148, I2C1_SDA, PULL_NONE),
241 };
242 
243 const __weak
245 {
247  return gpio_set_stage_reset;
248 }
249 
250 const __weak
252 {
255 }
256 
257 const __weak
259 {
261  return gpio_set_stage_rom;
262 }
263 
264 const __weak
265 struct soc_amd_gpio *variant_gpio_table(size_t *size)
266 {
268  return gpio_set_stage_ram;
269 }
270 
272 {
273  *map = USB_OC0 << OC_PORT0_SHIFT; /* USB-C Port0/4 = OC0 */
274  *map |= USB_OC1 << OC_PORT1_SHIFT; /* USB-C Port1/5 = OC1 */
275  *map |= USB_OC2 << OC_PORT2_SHIFT; /* USB-A HUB Port2/6 = OC2 */
276  *map |= USB_OC_DISABLE << OC_PORT3_SHIFT;
277  return 0;
278 }
279 
281 {
282  *map = USB_OC_DISABLE_ALL;
283  return 0;
284 }
#define GPIO_10
Definition: gpio_ftns.h:12
#define GPIO_18
Definition: gpio_ftns.h:17
#define GPIO_17
Definition: gpio_ftns.h:16
#define GPIO_16
Definition: gpio_ftns.h:15
#define GPIO_11
Definition: gpio_ftns.h:13
#define GPIO_15
Definition: gpio_ftns.h:14
#define GPIO_22
Definition: gpio_ftns.h:14
#define ARRAY_SIZE(a)
Definition: helpers.h:12
#define PULL_DOWN
Definition: buildOpts.c:71
#define PULL_UP
Definition: buildOpts.c:70
#define PULL_NONE
Definition: buildOpts.c:72
const struct pad_config * variant_romstage_gpio_table(size_t *num)
Definition: gpio.c:210
const struct pad_config * variant_early_gpio_table(size_t *num)
Definition: gpio.c:204
const struct pad_config *__weak variant_gpio_table(size_t *num)
Definition: gpio.c:406
static const struct soc_amd_gpio gpio_set_stage_reset[]
Definition: gpio.c:13
static const struct soc_amd_gpio gpio_set_stage_rom[]
Definition: gpio.c:71
int __weak variant_get_ehci_oc_map(uint16_t *map)
Definition: gpio.c:280
int __weak variant_get_xhci_oc_map(uint16_t *map)
Definition: gpio.c:271
static const struct soc_amd_gpio gpio_wlan_rst_early_reset[]
Definition: gpio.c:66
static const struct soc_amd_gpio gpio_set_stage_ram[]
Definition: gpio.c:76
const __weak struct soc_amd_gpio * variant_wlan_rst_early_gpio_table(size_t *size)
Definition: gpio.c:251
const struct smm_save_state_ops *legacy_ops __weak
Definition: save_state.c:8
#define GPIO_91
Definition: gpio.h:67
#define GPIO_76
Definition: gpio.h:59
#define GPIO_0
Definition: gpio.h:21
#define GPIO_7
Definition: gpio.h:28
#define GPIO_90
Definition: gpio.h:66
#define GPIO_143
Definition: gpio.h:90
#define GPIO_12
Definition: gpio.h:33
#define GPIO_1
Definition: gpio.h:22
#define GPIO_5
Definition: gpio.h:26
#define GPIO_113
Definition: gpio.h:75
#define GPIO_130
Definition: gpio.h:84
#define GPIO_88
Definition: gpio.h:64
#define GPIO_84
Definition: gpio.h:60
#define GPIO_8
Definition: gpio.h:29
#define GPIO_141
Definition: gpio.h:88
#define GPIO_67
Definition: gpio.h:53
#define GPIO_24
Definition: gpio.h:42
#define GPIO_132
Definition: gpio.h:86
#define GPIO_147
Definition: gpio.h:94
#define GPIO_4
Definition: gpio.h:25
#define GPIO_129
Definition: gpio.h:83
#define GPIO_148
Definition: gpio.h:95
#define GPIO_140
Definition: gpio.h:87
#define GPIO_20
Definition: gpio.h:38
#define GPIO_92
Definition: gpio.h:68
#define GPIO_19
Definition: gpio.h:37
#define GPIO_70
Definition: gpio.h:56
#define GPIO_116
Definition: gpio.h:78
#define GPIO_115
Definition: gpio.h:77
#define GPIO_9
Definition: gpio.h:30
#define GPIO_26
Definition: gpio.h:43
#define GPIO_131
Definition: gpio.h:85
#define GPIO_75
Definition: gpio.h:58
#define GPIO_86
Definition: gpio.h:62
#define GPIO_145
Definition: gpio.h:92
#define GPIO_87
Definition: gpio.h:63
#define GPIO_3
Definition: gpio.h:24
#define GPIO_142
Definition: gpio.h:89
#define GPIO_144
Definition: gpio.h:91
#define GPIO_146
Definition: gpio.h:93
#define GPIO_85
Definition: gpio.h:61
#define GPIO_2
Definition: gpio.h:23
#define GPIO_21
Definition: gpio.h:39
#define GPIO_40
Definition: gpio.h:49
#define GPIO_42
Definition: gpio.h:50
#define GPIO_114
Definition: gpio.h:76
#define GPIO_74
Definition: gpio.h:57
#define GPIO_6
Definition: gpio.h:27
#define PAD_SCI(pin, pull, trigger)
Definition: gpio_defs.h:229
#define PAD_NF_SCI(pin, func, pull, trigger)
Definition: gpio_defs.h:241
#define PAD_GPO(pin, direction)
Definition: gpio_defs.h:220
#define PAD_NF(pin, func, pull)
Definition: gpio_defs.h:208
#define PAD_SMI(pin, pull, trigger)
Definition: gpio_defs.h:235
#define PAD_INT(pin, pull, trigger, action)
Definition: gpio_defs.h:224
#define PAD_GPI(pin, pull)
Definition: gpio_defs.h:216
#define GPIO_139
Definition: gpio.h:94
#define GPIO_14
Definition: gpio.h:35
#define GPIO_136
Definition: gpio.h:91
#define GPIO_137
Definition: gpio.h:92
#define GPIO_138
Definition: gpio.h:93
#define GPIO_13
Definition: gpio.h:34
#define GPIO_135
Definition: gpio.h:90
#define GPIO_133
Definition: gpio.h:97
#define GPIO_25
Definition: gpio.h:43
#define GPIO_93
Definition: gpio.h:71
#define GPIO_126
Definition: gpio.h:90
#define GPIO_102
Definition: gpio.h:79
#define GPIO_122
Definition: gpio.h:89
#define GPIO_119
Definition: gpio.h:86
#define GPIO_118
Definition: gpio.h:85
#define GPIO_101
Definition: gpio.h:78
unsigned short uint16_t
Definition: stdint.h:11
#define USB_OC_DISABLE
Definition: southbridge.h:120
#define USB_OC_DISABLE_ALL
Definition: southbridge.h:121
#define OC_PORT3_SHIFT
Definition: southbridge.h:125
#define OC_PORT2_SHIFT
Definition: southbridge.h:124
#define USB_OC2
Definition: southbridge.h:114
#define OC_PORT1_SHIFT
Definition: southbridge.h:123
#define USB_OC1
Definition: southbridge.h:113
#define USB_OC0
Definition: southbridge.h:112
#define OC_PORT0_SHIFT
Definition: southbridge.h:122